宽带综合数据光同步网视频传输系统的研究与设计
| 摘要 | 第1-7页 |
| Abstract | 第7-12页 |
| 第1章 绪论 | 第12-18页 |
| ·课题背景 | 第12页 |
| ·国内外发展历史及趋势 | 第12-16页 |
| ·集中控制系统(CCS) | 第12-13页 |
| ·分布式网络控制系统(DCS) | 第13页 |
| ·现场总线控制网络系统(FCS) | 第13-14页 |
| ·以太网(Ethernet) | 第14-15页 |
| ·工业以太网 | 第15页 |
| ·下一代网络(NGN) | 第15-16页 |
| ·本文研究内容及论文结构 | 第16-18页 |
| ·本文研究及完成的主要内容 | 第16页 |
| ·论文结构 | 第16-18页 |
| 第2章 宽带综合数据光同步网概述 | 第18-30页 |
| ·宽带综合数据光同步网的基本原理 | 第18-19页 |
| ·宽带综合数据光同步网的架构及功能 | 第19-21页 |
| ·集中器 | 第19-21页 |
| ·节点子系统 | 第21页 |
| ·宽带综合数据光同步网的技术特点 | 第21-23页 |
| ·宽带综合数据光同步网的帧结构 | 第23-25页 |
| ·宽带综合数据光同步网的数据传输模式 | 第25-27页 |
| ·优势对比 | 第27-30页 |
| 第3章 电路设计中使用到的相关开发工具 | 第30-41页 |
| ·FPGA 概述 | 第30-34页 |
| ·FPGA 的原理 | 第30-31页 |
| ·FPGA 的配置模式 | 第31-32页 |
| ·FPGA 的开发软件及设计流程 | 第32-34页 |
| ·VHDL/Verilog HDL 硬件描述语言 | 第34-36页 |
| ·VHDL 语言概述 | 第34-35页 |
| ·Verilog HDL 语言概述 | 第35-36页 |
| ·NiosⅡ处理器介绍及开发流程 | 第36-38页 |
| ·NiosⅡ处理器的构架及功能 | 第36-37页 |
| ·NiosⅡ处理器的开发流程 | 第37-38页 |
| ·SOPC builder 流程 | 第38-41页 |
| 第4章 视频传输系统的模块设计 | 第41-56页 |
| ·视频传输系统的概述 | 第41页 |
| ·视频传输系统的电路及各模块设计 | 第41-56页 |
| ·视频采集模块 | 第42-46页 |
| ·I~2C 模块 | 第46-49页 |
| ·配置模块 | 第49-51页 |
| ·缓存模块 | 第51-52页 |
| ·电源模块 | 第52-54页 |
| ·节点总线接口模块 | 第54-56页 |
| 第5章 视频数据的处理与实现 | 第56-67页 |
| ·视频流格式分析 | 第56-58页 |
| ·视频图像处理过程 | 第58-60页 |
| ·视频图像的压缩 | 第60-61页 |
| ·视频图像的缓存设计 | 第61-63页 |
| ·视频图像的NIOSⅡ嵌入式系统硬件设计 | 第63-65页 |
| ·视频图像的NIOSⅡ嵌入式系统软件设计 | 第65-67页 |
| 第6章 视频传输系统客户端的设计与实现 | 第67-76页 |
| ·JMF 编程工具简介 | 第67-68页 |
| ·数据库的建立与关联 | 第68-70页 |
| ·登录界面的设计 | 第70-72页 |
| ·主操作界面的设计 | 第72-76页 |
| 结论 | 第76-78页 |
| 参考文献 | 第78-80页 |
| 攻读硕士学位期间发表的论文及获得的科研成果 | 第80-81页 |
| 致谢 | 第81页 |