基于查找表的高阶掩码研究及其VLSI硬件实现
摘要 | 第5-7页 |
Abstract | 第7-8页 |
第1章 绪论 | 第11-18页 |
1.1 课题研究背景 | 第11-12页 |
1.2 课题相关的研究现状 | 第12-16页 |
1.2.1 侧信道攻击的研究现状 | 第12-14页 |
1.2.2 基于查找表掩码的研究现状 | 第14-16页 |
1.3 主要研究内容 | 第16-17页 |
1.4 论文的章节安排 | 第17-18页 |
第2章 理论基础知识 | 第18-28页 |
2.1 AES加密算法 | 第18-21页 |
2.2 功耗攻击 | 第21-24页 |
2.1.1 简单功耗攻击(SPA) | 第22页 |
2.1.2 差分功耗攻击(DPA) | 第22-23页 |
2.1.3 高阶差分功耗攻击(HODPA) | 第23页 |
2.1.4 针对AES的功耗攻击 | 第23-24页 |
2.3 掩码技术 | 第24-26页 |
2.3.1 掩码技术的原理 | 第24-25页 |
2.3.2 掩码技术在AES上的应用 | 第25-26页 |
2.4 RSM掩码方案 | 第26-27页 |
2.5 本章小结 | 第27-28页 |
第3章 通用的低熵掩码方案 | 第28-43页 |
3.1 S盒共用的思想 | 第28-35页 |
3.1.1 掩码值的选取 | 第28-29页 |
3.1.2 S盒共用掩码方案 | 第29-35页 |
3.2 AES掩码算法的实现 | 第35-42页 |
3.2.1 线性部分的掩码实现 | 第35-37页 |
3.2.2 AES字节替代模块实现 | 第37-39页 |
3.2.3 流水线设计 | 第39-40页 |
3.2.4 AES的整体实现 | 第40-42页 |
3.3 本章小结 | 第42-43页 |
第4章 实验结果与比较 | 第43-52页 |
4.1 功能仿真验证 | 第43-46页 |
4.2 安全性分析 | 第46-48页 |
4.3 性能分析 | 第48-51页 |
4.4 本章小结 | 第51-52页 |
第5章 基于S盒共用方案的AES硬件实现 | 第52-60页 |
5.1 非流水线方式的硬件实现 | 第52-56页 |
5.2 流水线方式的硬件实现 | 第56-59页 |
5.3 本章小结 | 第59-60页 |
结论 | 第60-61页 |
参考文献 | 第61-66页 |
攻读学位期间发表的学术论文 | 第66页 |
申请的专利 | 第66-67页 |
致谢 | 第67页 |