首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

8通道Pipeline ADC的研究

摘要第5-6页
ABSTRACT第6-7页
主要符号表第11-12页
第一章 绪论第12-18页
    1.1 研究背景及其意义第12-13页
    1.2 Pipeline ADC的发展现状第13-16页
        1.2.1 Pipeline ADC的国外发展现状第13-15页
        1.2.2 Pipeline ADC的国内发展现状第15-16页
    1.3 论文研究的目的第16页
    1.4 论文内容及结构安排第16-18页
第二章 Pipeline ADC的概述第18-36页
    2.1 Pipeline ADC的基本原理第18-22页
    2.2 Pipeline ADC的主要性能参数第22-27页
        2.2.1 静态特性参数第22-25页
        2.2.2 动态特性参数第25-27页
    2.3 Pipeline ADC的误差分析第27-35页
        2.3.1 电容失配第27-29页
        2.3.2 失调误差第29-31页
        2.3.3 运放增益误差第31-33页
        2.3.4 运放带宽误差第33-35页
        2.3.5 流水线级误差第35页
    2.4 总结第35-36页
第三章 8通道Pipeline ADC的系统设计第36-53页
    3.1 8 通道Pipeline ADC的架构确定第36-37页
    3.2 通道间的失配第37-41页
        3.2.1 通道间电源电压的的失配第37-38页
        3.2.2 通道间参考电压失配第38-39页
        3.2.3 通道间偏置电流的失配第39-40页
        3.2.4 通道间采样时钟信号的失配第40-41页
    3.3 8 通道Pipeline ADC的芯片级电路设计第41-52页
        3.3.1 带隙基准电压产生电路第41-44页
        3.3.2 偏置电流产生电路第44-47页
        3.3.3 两相不交叠时钟产生电路第47-48页
        3.3.4 时钟树形成电路第48-49页
        3.3.5 参考电压产生电路第49-51页
        3.3.6 复位电路第51-52页
    3.4 总结第52-53页
第四章 子通道Pipeline ADC的设计第53-69页
    4.1 子通道Pipeline ADC的架构确定第53-55页
        4.1.1 比特数分配第53-55页
        4.1.2 子通道整体结构确定第55页
    4.2 子通道Pipeline ADC的关键电路设计第55-68页
        4.2.1 余量增益电路第55-57页
        4.2.2 跨导运算放大器电路第57-63页
            4.2.2.1 跨导运算放大器的结构选取第57-61页
            4.2.2.2 跨导运算放大器的设计第61-63页
        4.2.3 共模反馈电路第63-64页
        4.2.4 动态比较器第64-67页
        4.2.5 Stage的传输特性第67-68页
        4.2.6 延时校准电路第68页
    4.3 总结第68-69页
第五章 系统的版图设计以及仿真第69-83页
    5.1 8 通道Pipeline ADC的版图设计第69-77页
        5.1.1 总体布局第69-70页
        5.1.2 子通道ADC的布局第70-71页
        5.1.3 重要模块的版图第71-73页
            5.1.3.1 运放第71页
            5.1.3.2 动态比较器第71-72页
            5.1.3.3 带隙基准电压产生电路第72页
            5.1.3.4 其他模块第72-73页
        5.1.4 匹配第73-75页
            5.1.4.1 电容的匹配第73-74页
            5.1.4.2 MOS管的匹配第74页
            5.1.4.3 电阻的匹配第74-75页
            5.1.4.4 双极晶体管的匹配第75页
        5.1.5 等长线的布局第75-76页
        5.1.6 子通道版图效果图第76页
        5.1.7 8 通道版图效果图第76-77页
        5.1.8 系统最终芯片第77页
    5.2 8 通道Pipeline ADC的仿真第77-82页
        5.2.1 整体功耗分析第77-79页
        5.2.2 整体性能分析第79-82页
    5.3 总结第82-83页
第六章 结论第83-85页
    6.1 工作总结第83-84页
    6.2 未来展望第84-85页
致谢第85-86页
参考文献第86-90页
在学期间取得的与学位论文相关的研究成果第90-91页

论文共91页,点击 下载论文
上一篇:基于FPGA的智能环境伪装驱动设计
下一篇:时间拉伸式光电模数转换器及其并行多通道特性研究