首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--图像通信、多媒体通信论文--图像编码论文

EBCOT中Tier1编码器的研究及其VLSI设计

摘要第5-6页
ABSTRACT第6-7页
第一章 绪论第10-14页
    1.1 研究的背景与意义第10-11页
    1.2 国内外研究历史与现状第11-12页
    1.3 本文的主要研究内容与章节安排第12-14页
第二章 JPEG2000算法第14-20页
    2.1 JPEG2000算法的简介第14-15页
    2.2 JPEG2000算法的结构第15-19页
        2.2.1 预处理单元第15-16页
        2.2.2 小波变换单元第16-17页
        2.2.3 量化单元第17-18页
        2.2.4 EBCOT单元第18-19页
    2.3 本章小结第19-20页
第三章 位平面编码器的研究与VLSI设计第20-37页
    3.1 位平面编码器的原理第20-26页
        3.1.1 位平面的展开与扫描第20-22页
        3.1.2 位平面编码器的三个扫描通道第22-23页
        3.1.3 位平面编码器的四种编码方式第23-26页
    3.2 现有的位平面编码器的设计方案第26-29页
    3.3 位平面编码器的VLSI设计第29-36页
        3.3.1 位平面编码器的优化第29-31页
        3.3.2 部分位平面并行的BPC编码器设计第31-36页
    3.4 本章小结第36-37页
第四章 MQ编码器的研究及其VLSI设计第37-54页
    4.1 算术编码简介第37-39页
    4.2 MQ算术编码原理第39-43页
        4.2.1 编码器的初始化第39-40页
        4.2.2 两级查找表第40-41页
        4.2.3 大小概率符号编码第41-42页
        4.2.4 重归一化第42-43页
    4.3 MQ编码器的VLSI设计第43-53页
        4.3.1 MQ编码算法的优化第43-46页
        4.3.2 MQ编码器的VLSI结构设计第46-53页
    4.4 本章小结第53-54页
第五章 EBCOT T1编码器的验证与性能分析第54-63页
    5.1 功能仿真与验证第54-58页
    5.2 性能分析第58-62页
    5.3 本章小结第62-63页
第六章 逻辑综合第63-72页
    6.1 逻辑综合的概念第63-64页
    6.2 逻辑综合过程第64-67页
        6.2.1 设置工作环境第64页
        6.2.2 时序约束第64-65页
        6.2.3 面积约束第65-66页
        6.2.4 功耗优化第66-67页
    6.3 综合报告分析第67-71页
        6.3.1 位平面编码器的综合报告分析第68-69页
        6.3.2 MQ算术编码器的综合报告分析第69-71页
    6.4 本章小结第71-72页
第七章 全文总结和展望第72-74页
    7.1 全文总结第72页
    7.2 后续工作展望第72-74页
致谢第74-75页
参考文献第75-79页

论文共79页,点击 下载论文
上一篇:XGPON协议分析仪中FEC及其相关技术的研究与实验
下一篇:无线自组织网络功率控制技术研究