四通道可变抽取数字下变频电路研究
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第9-15页 |
1.1 论文的研究背景和意义 | 第9-10页 |
1.2 数字下变频国内外研究概述 | 第10-14页 |
1.3 论文主要研究内容 | 第14-15页 |
第二章 数字下变频基本理论 | 第15-27页 |
2.1 信号采样理论 | 第15-18页 |
2.1.1 低通采样定理 | 第15-16页 |
2.1.2 带通采样定理 | 第16-18页 |
2.2 多速率数字信号处理 | 第18-22页 |
2.2.1 整数倍抽取 | 第18-20页 |
2.2.2 整数倍内插 | 第20-22页 |
2.3 数字正交变换 | 第22-24页 |
2.4 FIR数字滤波器原理 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
第三章 数字下变频系统及关键模块设计 | 第27-50页 |
3.1 数字下变频系统整体结构 | 第27-29页 |
3.2 数字混频模块 | 第29-33页 |
3.2.1 乘法器的设计优化 | 第29-32页 |
3.2.2 乘法器的功能仿真 | 第32-33页 |
3.3 数控振荡器模块 | 第33-39页 |
3.3.1 CORDIC算法基本原理 | 第33-35页 |
3.3.2 CORDIC算法改进策略 | 第35-37页 |
3.3.3 数控振荡器结构设计 | 第37-38页 |
3.3.4 数控振荡器的验证 | 第38-39页 |
3.4 多抽取率FIR滤波器模块 | 第39-48页 |
3.4.1 FIR低通滤波器的MATLAB设计 | 第40-43页 |
3.4.2 FIR系数存储模块 | 第43-44页 |
3.4.3 移位寄存器模块 | 第44-45页 |
3.4.4 数据整理模块与乘法累加器 | 第45-47页 |
3.4.5 求和模块 | 第47-48页 |
3.5 时分复用输出模块 | 第48-49页 |
3.6 本章小结 | 第49-50页 |
第四章 数字下变频电路的FPGA验证及逻辑综合 | 第50-67页 |
4.1 数字下变频电路的FPGA实现 | 第50-52页 |
4.1.1 FPGA硬件平台 | 第50-51页 |
4.1.2 集成开发环境介绍 | 第51-52页 |
4.1.3 数字下变频电路的FPGA实现结果 | 第52页 |
4.2 验证环境与结果分析 | 第52-62页 |
4.2.1 验证方案与环境 | 第53-54页 |
4.2.2 验证结果与分析 | 第54-62页 |
4.3 数字下变频ASIC的逻辑综合 | 第62-66页 |
4.3.1 逻辑综合工具 | 第62-63页 |
4.3.2 约束文件配置 | 第63-64页 |
4.3.3 ASIC综合实现与结果 | 第64-66页 |
4.4 本章小结 | 第66-67页 |
第五章 总结与展望 | 第67-69页 |
5.1 总结 | 第67-68页 |
5.2 展望 | 第68-69页 |
参考文献 | 第69-73页 |
攻读硕士学位期间公开发表的学术论文 | 第73-74页 |
致谢 | 第74-75页 |