摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-17页 |
1.1 选题的背景及意义 | 第9-10页 |
1.2 浮点处理器的应用 | 第10页 |
1.3 国内外研究现状 | 第10-14页 |
1.4 设计思路及实现手段 | 第14-15页 |
1.5 论文主要工作和内容安排 | 第15-17页 |
第二章 浮点运算的格式与原理 | 第17-22页 |
2.1 IEEE754标准的制定 | 第17页 |
2.2 浮点数的舍入 | 第17-19页 |
2.3 浮点数异常处理 | 第19-22页 |
第三章 估值算法分析及实现 | 第22-39页 |
3.1 指数&对数算法分析 | 第22-33页 |
3.2 倒数&倒数方根算法分析 | 第33-39页 |
第四章 浮点估值单元的设计 | 第39-63页 |
4.1 ISA分析 | 第39-42页 |
4.2 接口说明 | 第42-43页 |
4.3 总体结构描述 | 第43-44页 |
4.4 子模块计算通路的设计 | 第44-46页 |
4.5 倒数&倒数方根子模块逻辑描述 | 第46-55页 |
4.6 指数&对数子模块逻辑描述 | 第55-61页 |
4.7 整体模块Est_mac | 第61页 |
4.8 译码说明 | 第61-63页 |
第五章 UVM平台及激励产生机制 | 第63-78页 |
5.1 UVM介绍 | 第63-64页 |
5.2 基于中间结果高效约束解决算法的浮点数生成器设计 | 第64-74页 |
5.3 集成浮点数生成器的UVM平台 | 第74-75页 |
5.4 对DUT进行功能仿真的波形与覆盖率 | 第75-78页 |
第六章 总结 | 第78-79页 |
附录A 函数迭代算法推导 | 第79-81页 |
附录B CORDIC算法推导 | 第81-82页 |
附录C 浮点数的格式和分类 | 第82-88页 |
参考文献 | 第88-91页 |
攻读硕士学位期间发表论文情况 | 第91-92页 |
致谢 | 第92-93页 |