摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题背景及研究意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-11页 |
1.3 研究目标及主要工作 | 第11页 |
1.4 论文的组织结构 | 第11-12页 |
第二章 Sigma Delta ADC概述 | 第12-30页 |
2.1 ADC的基本原理与性能指标 | 第12-16页 |
2.1.1 采样与量化 | 第12-14页 |
2.1.2 ADC的性能指标 | 第14-15页 |
2.1.3 奈奎斯特率ADC的限制 | 第15-16页 |
2.2 Sigma Delta调制器的基本原理 | 第16-19页 |
2.2.1 过采样原理 | 第16-17页 |
2.2.2 噪声整形原理 | 第17-19页 |
2.3 Sigma Delta调制器的结构 | 第19-24页 |
2.3.1 高阶单环Sigma Delta调制器 | 第19-23页 |
2.3.2 级联Sigma Delta调制器 | 第23-24页 |
2.4 数字抽取滤波器 | 第24-28页 |
2.4.1 级联积分梳状滤波器 | 第25-26页 |
2.4.2 半带滤波器 | 第26-28页 |
2.5 本章小结 | 第28-30页 |
第三章 Sigma Delta调制器系统设计 | 第30-40页 |
3.1 结构参数的选择 | 第30-32页 |
3.1.1 量化器位数的选择 | 第30-31页 |
3.1.2 调制器阶数与过采样率的选择 | 第31-32页 |
3.2 拓扑结构的选取 | 第32页 |
3.3 建模与系数设计 | 第32-38页 |
3.4 本章小结 | 第38-40页 |
第四章 Sigma Delta调制器电路设计 | 第40-54页 |
4.1 Sigma Delta调制器电路设计 | 第40-52页 |
4.1.1 积分器电路设计 | 第41-43页 |
4.1.2 运算放大器电路设计 | 第43-49页 |
4.1.3 量化器电路设计 | 第49-50页 |
4.1.4 前馈相加求和电路设计 | 第50-51页 |
4.1.5 反馈数模转换电路设计 | 第51页 |
4.1.6 两相非交叠时钟电路设计 | 第51-52页 |
4.2 Sigma Delta调制器性能仿真 | 第52-53页 |
4.3 本章小结 | 第53-54页 |
第五章 数字抽取滤波器的设计 | 第54-62页 |
5.1 级联积分梳状滤波器的设计 | 第54-55页 |
5.2 补偿滤波器的设计 | 第55-58页 |
5.3 半带滤波器的设计 | 第58-61页 |
5.4 本章小结 | 第61-62页 |
第六章 Sigma Delta ADC版图设计 | 第62-70页 |
6.1 Sigma Delta调制器版图设计 | 第62-65页 |
6.2 Sigma Delta调制器性能后仿真 | 第65-66页 |
6.3 数字抽取滤波器版图设计 | 第66页 |
6.4 Sigma Delta ADC整体版图及后仿真 | 第66-68页 |
6.5 本章小结 | 第68-70页 |
第七章 总结与展望 | 第70-72页 |
7.1 工作总结 | 第70页 |
7.2 工作展望 | 第70-72页 |
致谢 | 第72-74页 |
参考文献 | 第74-78页 |
作者简介 | 第78页 |