短猝发低谱密度信号接收技术研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 研究背景及意义 | 第16-17页 |
1.2 国内外相关技术的发展和研究现状 | 第17-18页 |
1.3 本文的主要内容和结构安排 | 第18-20页 |
第二章 系统关键技术理论基础 | 第20-40页 |
2.1 扩频技术及其理论基础 | 第20-27页 |
2.1.1 扩频技术基本理论 | 第20页 |
2.1.2 扩频实现方法 | 第20-23页 |
2.1.3 m序列的产生 | 第23-25页 |
2.1.4 m序列的性质 | 第25-27页 |
2.2 同步捕获原理 | 第27-33页 |
2.2.1 滑动相关捕获法 | 第27-28页 |
2.2.2 PMF-FFT同步捕获方法 | 第28-33页 |
2.3 LDPC码理论基础 | 第33-38页 |
2.3.1 LDPC码概述 | 第33-34页 |
2.3.2 LDPC码校验矩阵构造 | 第34-35页 |
2.3.3 LDPC码译码原理 | 第35-38页 |
2.4 本章小结 | 第38-40页 |
第三章 系统方案设计及Matlab仿真 | 第40-58页 |
3.1 Matlab程序的定点量化 | 第40-41页 |
3.2 系统基本方案设计 | 第41-42页 |
3.3 系统发送端方案设计与仿真 | 第42-46页 |
3.3.1 LDPC码编码 | 第42-43页 |
3.3.2 直接序列扩频 | 第43-44页 |
3.3.3 组帧 | 第44-45页 |
3.3.4 波形成形 | 第45-46页 |
3.4 系统接收端方案设计与仿真 | 第46-55页 |
3.4.1 PMF-FFT同步捕获 | 第47-52页 |
3.4.2 信号频偏初步纠正 | 第52-53页 |
3.4.3 解扩及锁相环 | 第53-54页 |
3.4.4 LDPC码译码性能仿真 | 第54-55页 |
3.5 系统性能仿真 | 第55-56页 |
3.6 本章小结 | 第56-58页 |
第四章 系统的FPGA实现与板级调试 | 第58-78页 |
4.1 发送端FPGA实现及仿真验证 | 第58-60页 |
4.2 接收端FPGA实现及仿真验证 | 第60-73页 |
4.2.1 匹配滤波器实现 | 第60-62页 |
4.2.2 同步捕获模块实现 | 第62-68页 |
4.2.3 解扩和锁相环模块实现 | 第68-69页 |
4.2.4 LDPC码译码模块实现 | 第69-72页 |
4.2.5 系统接收端资源占用统计 | 第72-73页 |
4.3 系统板级调试 | 第73-75页 |
4.4 模块联试 | 第75-77页 |
4.5 本章小结 | 第77-78页 |
第五章 工作总结与展望 | 第78-80页 |
参考文献 | 第80-82页 |
致谢 | 第82-84页 |
作者简介 | 第84-85页 |