DC-DC降压斩波电路并联均流技术研究
摘要 | 第4-5页 |
abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 模块化开关电源发展简介 | 第9-10页 |
1.2 课题研究目的与意义 | 第10-11页 |
1.3 国内外研究发展现状 | 第11-13页 |
1.3.1 常用均流控制方法 | 第11页 |
1.3.2 新型的控制策略 | 第11-12页 |
1.3.3 数字均流控制 | 第12-13页 |
1.4 课题主要研究内容 | 第13-15页 |
1.4.1 课题项目具体指标 | 第13页 |
1.4.2 本文主要内容结构 | 第13-15页 |
第2章 均流技术研究 | 第15-24页 |
2.1 均流的概念 | 第15页 |
2.2 均流一般性原理 | 第15-17页 |
2.3 并联系统常用均流方法 | 第17-22页 |
2.4 均流方案的比较与选取 | 第22-23页 |
2.5 本章小结 | 第23-24页 |
第3章 Buck主电路硬件设计 | 第24-30页 |
3.1 Buck变换器介绍 | 第24-25页 |
3.2 Buck变换器参数设计 | 第25-29页 |
3.2.1 MOSFET管选取 | 第25-26页 |
3.2.2 储能电感设计 | 第26-28页 |
3.2.3 输出电容设计 | 第28-29页 |
3.3 本章小结 | 第29-30页 |
第4章 并联系统模拟均流技术 | 第30-45页 |
4.1 负载均流方案 | 第30-31页 |
4.2 均流控制器UC3907 | 第31-33页 |
4.3 基于UC3907的均流控制电路设计 | 第33-36页 |
4.4 外围电路设计 | 第36-39页 |
4.5 并联系统的启动问题 | 第39-41页 |
4.6 电路测试结果及分析 | 第41-43页 |
4.6.1 单个模块测试 | 第41-42页 |
4.6.2 多个模块测试 | 第42-43页 |
4.7 本章小结 | 第43-45页 |
第5章 并联系统数字均流技术 | 第45-67页 |
5.1 数字均流技术 | 第45页 |
5.2 基于CAN总线的数字均流 | 第45-48页 |
5.2.1 CAN总线概述 | 第45-47页 |
5.2.2 基于CAN总线的均流逻辑控制 | 第47-48页 |
5.3 均流效果仿真 | 第48-51页 |
5.3.1 不加均流控制的并联系统仿真 | 第48-50页 |
5.3.2 加入均流控制的并联系统仿真 | 第50-51页 |
5.4 数字均流的硬件实现 | 第51-57页 |
5.4.1 主控制电路 | 第51-52页 |
5.4.2 采样电路 | 第52-54页 |
5.4.3 保护电路 | 第54-55页 |
5.4.4 CAN接口电路 | 第55-57页 |
5.5 数字均流的软件实现 | 第57-63页 |
5.5.1 智能主从均流算法 | 第57-58页 |
5.5.2 CAN通信的软件设置 | 第58-59页 |
5.5.3 软件流程 | 第59-63页 |
5.6 实验结果及分析 | 第63-66页 |
5.7 本章小结 | 第66-67页 |
第6章 总结与展望 | 第67-69页 |
6.1 全文总结 | 第67页 |
6.2 未来的展望 | 第67-69页 |
参考文献 | 第69-72页 |
作者简介及科研成果 | 第72-73页 |
致谢 | 第73页 |