基于DSP的高频疲劳试验机控制器的研制
摘要 | 第1-5页 |
Abstract | 第5-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-11页 |
·前言 | 第8页 |
·疲劳试验的历史 | 第8页 |
·高频疲劳试验机控制器国内外发展情况 | 第8-9页 |
·本论文的主要研究内容与方法 | 第9页 |
·课题来源及研究的目的和意义 | 第9-10页 |
·本章小结 | 第10-11页 |
第二章 试验机的机械机构及其谐响应分析 | 第11-19页 |
·主机系统工作原理 | 第11-13页 |
·试验机主机的机械结构 | 第11-12页 |
·电磁谐振式激振器简介 | 第12-13页 |
·试验机的性能及规格指标 | 第13页 |
·基于ANSYS的谐响应分析 | 第13-18页 |
·机械结构建模 | 第14-16页 |
·模态分析 | 第16页 |
·谐响应分析 | 第16-17页 |
·输出结果 | 第17-18页 |
·本章小结 | 第18-19页 |
第三章 控制系统的硬件结构设计 | 第19-34页 |
·控制系统总体结构 | 第19页 |
·DSP控制技术简介 | 第19-21页 |
·TMS320F240芯片介绍 | 第21-23页 |
·TMS320F240的电路原理图 | 第22-23页 |
·CPLD应用的简介 | 第23-25页 |
·双口RAM简介 | 第25-26页 |
·计算机的总线结构 | 第26-28页 |
·电磁谐振式激振器的驱动电路设计 | 第28-30页 |
·负荷传感器反馈电路设计 | 第30-31页 |
·控制原理简介 | 第31-33页 |
·本章小结 | 第33-34页 |
第四章 控制软件设计 | 第34-49页 |
·DSP的程序设计 | 第34-46页 |
·DSP的初始化 | 第34-36页 |
·时钟发生器 | 第36页 |
·低功耗模式 | 第36-37页 |
·Watchdog定时器 | 第37-38页 |
·等待状态发生器控制寄存器 | 第38页 |
·中断系统 | 第38-39页 |
·数字输入输出引脚 | 第39-40页 |
·A/D转换 | 第40-41页 |
·DSP控制算法程序 | 第41-46页 |
·CPLD的程序设计 | 第46-48页 |
·MAX+PLUSⅡ简介 | 第46-47页 |
·VHDL语言 | 第47-48页 |
·本章小结 | 第48-49页 |
第五章 上位机软件设计 | 第49-52页 |
·主界面的介绍 | 第49-50页 |
·主要的设置参数说明 | 第50-51页 |
·本章小结 | 第51-52页 |
结论 | 第52-53页 |
致谢 | 第53-54页 |
参考文献 | 第54-56页 |
附录: 硕士期间发表的论文 | 第56页 |