射频带通采样雷达数字接收机的研究与设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-11页 |
·研究背景 | 第7页 |
·数字接收机的发展和现状 | 第7-9页 |
·本文的研究内容与结构安排 | 第9-11页 |
2 雷达数字接收机的相关理论 | 第11-21页 |
·雷达接收机的重要性能指标 | 第11-13页 |
·噪声系数与灵敏度 | 第11-12页 |
·动态范围 | 第12-13页 |
·正交鉴相的正交度 | 第13页 |
·数字接收机基本理论 | 第13-21页 |
·采样定理 | 第13-14页 |
·正交变换 | 第14-17页 |
·信号的整数倍抽取 | 第17页 |
·高效数字抽取滤波器 | 第17-21页 |
3 射频带通采样雷达数字接收机的方案设计 | 第21-37页 |
·接收机的要求 | 第21页 |
·系统方案概述 | 第21-23页 |
·采样方案的设计 | 第23-26页 |
·采样方式的确定 | 第23页 |
·采样频率的确定 | 第23-25页 |
·采样频谱分析 | 第25-26页 |
·数字前端方案的设计 | 第26-37页 |
·数字正交变换及变频方案的设计 | 第27-30页 |
·抽取方案及抽取滤波器的设计 | 第30-37页 |
4 接收机数字部分的硬件设计 | 第37-44页 |
·硬件平台的整体结构 | 第37页 |
·器件选择 | 第37-39页 |
·ADC芯片 | 第37-38页 |
·FPGA芯片 | 第38-39页 |
·外围电路与接口 | 第39-41页 |
·ADC芯片外围电路设计 | 第39页 |
·FPGA与频率合成器的接口 | 第39-40页 |
·ADC与FPGA的接口 | 第40-41页 |
·电源设计 | 第41-44页 |
·电源选取要求 | 第41页 |
·电源电路设计 | 第41-44页 |
5 接收机数字前端功能的实现 | 第44-56页 |
·FPGA开发流程 | 第44页 |
·FPGA的总体设计 | 第44-45页 |
·接收数据与奇偶分路的仿真 | 第45-46页 |
·数字正交变换与可控变频的仿真 | 第46-49页 |
·多级抽取滤波的仿真 | 第49-54页 |
·带补偿的CIC抽取滤波器 | 第49-51页 |
·HB抽取滤波器 | 第51-52页 |
·整形FIR滤波器 | 第52-53页 |
·级联抽取仿真 | 第53-54页 |
·接收机数字前端的调试 | 第54-56页 |
6 总结与展望 | 第56-57页 |
致谢 | 第57-58页 |
参考文献 | 第58-60页 |