二阶全差分∑-Δ调制器芯片设计
| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-9页 |
| 1 绪论 | 第9-18页 |
| ·研究背景与意义 | 第12-13页 |
| ·Σ-△模数转换器的发展历史及研究现状 | 第13-16页 |
| ·论文主要内容与结构安排 | 第16-18页 |
| 2 Σ-A调制器的基本理论 | 第18-36页 |
| ·模数转换器基础 | 第18-29页 |
| ·采样 | 第18-21页 |
| ·量化 | 第21-24页 |
| ·常见模数转换器结构对比分析 | 第24-27页 |
| ·抽取滤波器原理 | 第27-29页 |
| ·Σ-△调制器的关键技术 | 第29-32页 |
| ·过采样技术 | 第30-32页 |
| ·噪声整形技术 | 第32页 |
| ·E-△调制器的性能指标 | 第32-35页 |
| ·信噪比 | 第33页 |
| ·谐波信噪比 | 第33页 |
| ·动态范围 | 第33-34页 |
| ·有效位数 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 3 Σ-△调制器的结构分析与系统级设计 | 第36-52页 |
| ·Σ-△调制器的基本结构类型 | 第36-42页 |
| ·基本一阶Σ-△调制器 | 第36-38页 |
| ·单级高阶Σ-△调制器 | 第38-40页 |
| ·级联Σ-△调制器 | 第40-41页 |
| ·多比特Σ-△调制器 | 第41页 |
| ·本文设计结构的确定 | 第41-42页 |
| ·Σ-△调制器的非理想因素分析 | 第42-45页 |
| ·开关的非理想因素 | 第42-43页 |
| ·运算放大器的非理想因素 | 第43-44页 |
| ·比较器的非理想因素 | 第44页 |
| ·时钟的非理想因素 | 第44-45页 |
| ·二阶全差分∑-△调制器的系统建模 | 第45-51页 |
| ·理想二阶Σ-△调制器系统建模 | 第45-47页 |
| ·非理想因素的建模和整体仿真 | 第47-51页 |
| ·本章小结 | 第51-52页 |
| 4 二阶全差分∑-△调制器电路设计与仿真 | 第52-82页 |
| ·整体电路结构设计 | 第53页 |
| ·开关电容积分器设计 | 第53-58页 |
| ·开关电容积分器电路结构设计 | 第54-55页 |
| ·采样开关设计 | 第55-57页 |
| ·采样积分电容设计 | 第57-58页 |
| ·全差分运算放大器设计与仿真 | 第58-71页 |
| ·主运放电路设计 | 第59-63页 |
| ·共模反馈电路设计 | 第63-64页 |
| ·频率补偿分析与设计 | 第64-66页 |
| ·宽摆幅偏置电路设计 | 第66-67页 |
| ·全差分运算放大器整体电路仿真 | 第67-71页 |
| ·带隙基准源设计与仿真 | 第71-75页 |
| ·高速钟控比较器电路设计与仿真 | 第75-78页 |
| ·不交叠时钟电路设计与仿真 | 第78-80页 |
| ·二阶全差分∑-△调制器整体电路仿真 | 第80-81页 |
| ·本章小结 | 第81-82页 |
| 5 版图设计和仿真 | 第82-90页 |
| ·芯片版图设计 | 第82-87页 |
| ·版图绘制原则 | 第82-84页 |
| ·各模块版图绘制 | 第84-86页 |
| ·版图布局 | 第86-87页 |
| ·版图仿真及数据分析 | 第87-89页 |
| ·本章小结 | 第89-90页 |
| 6 总结与展望 | 第90-92页 |
| ·论文的工作总结 | 第90-91页 |
| ·研究工作展望 | 第91-92页 |
| 参考文献 | 第92-94页 |
| 附录A | 第94-96页 |
| 作者简历 | 第96-100页 |
| 学位论文数据集 | 第100页 |