首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--数据、图像处理及录取论文

大阵列成像算法的FPGA实现研究

摘要第1-7页
ABSTRACT第7-12页
第一章 绪论第12-17页
   ·雷达成像研究背景第12页
   ·大阵列成像技术研究概述第12-14页
   ·FPGA 技术简介第14-16页
   ·本论文所做工作及内容安排第16-17页
第二章 大阵列成像算法讨论第17-26页
   ·阵列信号处理基础第17-20页
     ·近场区与远场区的划分第17-18页
     ·栅瓣效应第18-20页
   ·大阵列成像算法过程描述第20-24页
     ·距离单元的搜索及相同步源的选择第21-22页
     ·自适应聚焦于参考源的处理第22页
     ·近场二次相位补偿第22-24页
   ·大阵列成像算法的 MATLAB 仿真第24-25页
   ·本章小结第25-26页
第三章 浮点运算器的 FPGA 实现第26-52页
   ·IEEE-754 单精度浮点数格式简介第26-27页
   ·浮点加/减法器的 FPGA 设计第27-34页
     ·设计思路介绍第28-32页
     ·仿真结果与报告第32-34页
   ·浮点数乘法器的 FPGA 设计第34-35页
     ·设计思路介绍第34-35页
     ·仿真结果与报告第35页
   ·单精度浮点数 FFT 的 FPGA 实现第35-51页
     ·256 点 FFT 的 FPGA 实现设计思想第36页
     ·数据通道的设计实现第36-40页
     ·控制通道的设计实现第40-47页
     ·FFT 运算器末端倒位序 FPGA 设计第47-49页
     ·FFT 运算器的实现仿真第49-51页
   ·本章小结第51-52页
第四章 成像算法实现的各模块分析第52-72页
   ·幅度与相位求取模块第52-56页
     ·cordic 算法简介第52-53页
     ·利用 cordic 算法求取幅度与相位第53-55页
     ·模块综合和仿真第55-56页
   ·方差求取模块第56-62页
     ·被除数为特定值时浮点除法器的 FPGA 设计实现第57-58页
     ·浮点数累加器的 FPGA 设计第58-61页
     ·32 位浮点数方差求取模块第61-62页
   ·成像前端数据 f_i(n)运算模块的 FPGA 设计第62-65页
     ·设计思路说明第63-64页
     ·综合仿真结果第64-65页
   ·成像模块第65-69页
     ·空间谱转换为离散傅里叶变换第66页
     ·复数求模 ABS (·)模块的 FPGA 设计第66-68页
     ·成像模块实验结果第68-69页
   ·成像系统顶层模块分析第69-71页
     ·成像信号处理系统综合和仿真结果第69-70页
     ·系统成像实验结果第70-71页
   ·本章小结第71-72页
第五章 论文总结第72-74页
   ·论文总结第72-73页
   ·后续工作简介第73-74页
致谢第74-75页
参考文献第75-78页

论文共78页,点击 下载论文
上一篇:毫米波超低噪声放大器的研究与设计
下一篇:超宽带小步进频率合成器研究