| 摘要 | 第1-7页 |
| ABSTRACT | 第7-12页 |
| 第一章 绪论 | 第12-17页 |
| ·雷达成像研究背景 | 第12页 |
| ·大阵列成像技术研究概述 | 第12-14页 |
| ·FPGA 技术简介 | 第14-16页 |
| ·本论文所做工作及内容安排 | 第16-17页 |
| 第二章 大阵列成像算法讨论 | 第17-26页 |
| ·阵列信号处理基础 | 第17-20页 |
| ·近场区与远场区的划分 | 第17-18页 |
| ·栅瓣效应 | 第18-20页 |
| ·大阵列成像算法过程描述 | 第20-24页 |
| ·距离单元的搜索及相同步源的选择 | 第21-22页 |
| ·自适应聚焦于参考源的处理 | 第22页 |
| ·近场二次相位补偿 | 第22-24页 |
| ·大阵列成像算法的 MATLAB 仿真 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 浮点运算器的 FPGA 实现 | 第26-52页 |
| ·IEEE-754 单精度浮点数格式简介 | 第26-27页 |
| ·浮点加/减法器的 FPGA 设计 | 第27-34页 |
| ·设计思路介绍 | 第28-32页 |
| ·仿真结果与报告 | 第32-34页 |
| ·浮点数乘法器的 FPGA 设计 | 第34-35页 |
| ·设计思路介绍 | 第34-35页 |
| ·仿真结果与报告 | 第35页 |
| ·单精度浮点数 FFT 的 FPGA 实现 | 第35-51页 |
| ·256 点 FFT 的 FPGA 实现设计思想 | 第36页 |
| ·数据通道的设计实现 | 第36-40页 |
| ·控制通道的设计实现 | 第40-47页 |
| ·FFT 运算器末端倒位序 FPGA 设计 | 第47-49页 |
| ·FFT 运算器的实现仿真 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第四章 成像算法实现的各模块分析 | 第52-72页 |
| ·幅度与相位求取模块 | 第52-56页 |
| ·cordic 算法简介 | 第52-53页 |
| ·利用 cordic 算法求取幅度与相位 | 第53-55页 |
| ·模块综合和仿真 | 第55-56页 |
| ·方差求取模块 | 第56-62页 |
| ·被除数为特定值时浮点除法器的 FPGA 设计实现 | 第57-58页 |
| ·浮点数累加器的 FPGA 设计 | 第58-61页 |
| ·32 位浮点数方差求取模块 | 第61-62页 |
| ·成像前端数据 f_i(n)运算模块的 FPGA 设计 | 第62-65页 |
| ·设计思路说明 | 第63-64页 |
| ·综合仿真结果 | 第64-65页 |
| ·成像模块 | 第65-69页 |
| ·空间谱转换为离散傅里叶变换 | 第66页 |
| ·复数求模 ABS (·)模块的 FPGA 设计 | 第66-68页 |
| ·成像模块实验结果 | 第68-69页 |
| ·成像系统顶层模块分析 | 第69-71页 |
| ·成像信号处理系统综合和仿真结果 | 第69-70页 |
| ·系统成像实验结果 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 第五章 论文总结 | 第72-74页 |
| ·论文总结 | 第72-73页 |
| ·后续工作简介 | 第73-74页 |
| 致谢 | 第74-75页 |
| 参考文献 | 第75-78页 |