基于FPGA逻辑分析仪的研制
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-16页 |
| ·虚拟仪器的简介 | 第8-10页 |
| ·逻辑分析仪的发展概述 | 第10-12页 |
| ·逻辑分析仪的基本结构及工作原理 | 第12页 |
| ·逻辑分析仪的特点 | 第12-13页 |
| ·本文的工作背景与结构框架 | 第13-16页 |
| 2 逻辑分析仪的设计方案 | 第16-35页 |
| ·信号发生电路的方案 | 第16-22页 |
| ·数据触发电路的方案 | 第22-25页 |
| ·数据存储电路的方案 | 第25-30页 |
| ·VGA 显示驱动电路的方案 | 第30-34页 |
| ·本章小结 | 第34-35页 |
| 3 逻辑分析仪的 RTL 设计 | 第35-50页 |
| ·逻辑分析仪的整体模块划分 | 第35页 |
| ·信号发生电路 | 第35-38页 |
| ·控制模块 | 第38-44页 |
| ·VGA 显示界面的设计 | 第44-49页 |
| ·本章小结 | 第49-50页 |
| 4 FPGA 程序仿真与结果验证 | 第50-56页 |
| ·EP1C3 开发板简介 | 第50-51页 |
| ·整体模块的功能仿真 | 第51-53页 |
| ·结果验证 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 5 结论 | 第56-58页 |
| 致谢 | 第58-59页 |
| 参考文献 | 第59-63页 |
| 附录 1 攻读硕士学位期间发表的论文 | 第63-64页 |
| 附录 2 攻读硕士学位期间申请的专利 | 第64页 |