| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·课题研究背景与意义 | 第7-8页 |
| ·CAMERA LINK 接口的发展背景 | 第8-9页 |
| ·本文主要内容和工作 | 第9-11页 |
| 第二章 CAMERALINK 接口与 LVDS 技术 | 第11-25页 |
| ·CAMERA LINK 技术简述 | 第11-12页 |
| ·CAMERA LINK 相机信号 | 第12-13页 |
| ·CAMERA LINK 相机配置 | 第13-15页 |
| ·端口与端口位分配 | 第15-17页 |
| ·连接器电缆及其引脚定义 | 第17-19页 |
| ·芯片组 | 第19页 |
| ·LVDS 技术概述 | 第19-22页 |
| ·LVDS 原理 | 第20页 |
| ·LVDS 优点 | 第20-21页 |
| ·典型的 LVDS 接口 | 第21-22页 |
| ·LVDS 的终端匹配 | 第22页 |
| ·本章小结 | 第22-25页 |
| 第三章 基于 CAMERALINK 接口的图像采集与传输系统设计 | 第25-55页 |
| ·系统的基本组成 | 第25-26页 |
| ·FPGA 设计 | 第26-35页 |
| ·FPGA 介绍 | 第26-29页 |
| ·FPGA 芯片选型 | 第29-31页 |
| ·FPGA 配置方式及开发平台 | 第31-32页 |
| ·Verilog HDL 语言 | 第32-33页 |
| ·FPGA 基本外设电路设计 | 第33-35页 |
| ·图像数据缓存单元的设计 | 第35-41页 |
| ·SDRAM 芯片 | 第35-36页 |
| ·SDRAM 基本操作 | 第36-37页 |
| ·基于 FPGA 的 SDRAM 控制器设计 | 第37-41页 |
| ·图像输出单元的设计 | 第41-47页 |
| ·Camera Link 驱动器芯片选型 | 第41-42页 |
| ·图像输出单元具体实现 | 第42-46页 |
| ·DVI 输出功能设计 | 第46-47页 |
| ·接口控制单元的设计 | 第47-51页 |
| ·UART 通信简介 | 第47-48页 |
| ·基于 FPGA 的 UART 控制器设计 | 第48-51页 |
| ·系统 PCB 设计及注意事项 | 第51-53页 |
| ·本章小结 | 第53-55页 |
| 第四章 系统测试与调试 | 第55-61页 |
| ·系统 FPGA 程序的功能仿真 | 第55-57页 |
| ·SDRAM 控制程序的仿真 | 第55-56页 |
| ·UART 控制程序的仿真 | 第56页 |
| ·Camera Link 输出程序的仿真 | 第56-57页 |
| ·系统的实际测试 | 第57-59页 |
| ·硬件电路调试步骤 | 第57页 |
| ·UART 通信与 SDRAM 缓存单元的测试结果 | 第57-58页 |
| ·图像输出单元的测试 | 第58-59页 |
| ·噪声分析 | 第59-60页 |
| ·本章小结 | 第60-61页 |
| 第五章 总结与展望 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-69页 |
| 在读期间研究成果 | 第69-70页 |