基于Cadence软件的高速AD电路设计与仿真
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-12页 |
·课题来源、学术背景及研究意义 | 第8-9页 |
·国内外在该方向的研究现状及分析 | 第9-10页 |
·Cadence电路设计与仿真软件介绍 | 第10页 |
·论文主要研究内容 | 第10-12页 |
第2章 高速电路设计理论基础 | 第12-28页 |
·概述 | 第12页 |
·信号完整性理论基础 | 第12-23页 |
·传输线理论 | 第13-16页 |
·反射理论 | 第16-20页 |
·串扰理论 | 第20-23页 |
·电磁兼容性理论基础 | 第23-25页 |
·电源完整性理论基础 | 第25-27页 |
·地弹噪声 | 第25-26页 |
·电源分配系统 | 第26-27页 |
·本章小结 | 第27-28页 |
第3章 基于高速设计理论的AD硬件电路设计 | 第28-34页 |
·高速电路设计流程 | 第28-29页 |
·高速AD电路总体结构 | 第29页 |
·高速AD电路模拟输入部分设计 | 第29-31页 |
·时钟电路设计 | 第31-32页 |
·数字输出部分设计 | 第32-33页 |
·本章小结 | 第33-34页 |
第4章 高速AD电路PCB设计 | 第34-39页 |
·数模混合电路PCB设计 | 第34-35页 |
·电路板阻抗控制与叠层设计 | 第35-36页 |
·电源分配系统设计 | 第36-38页 |
·本章小结 | 第38-39页 |
第5章 高速AD电路仿真及结果分析 | 第39-55页 |
·电路仿真模型 | 第39-41页 |
·SPICE模型 | 第39-40页 |
·IBIS模型 | 第40-41页 |
·信号完整性仿真及结果分析 | 第41-49页 |
·信号完整性仿真流程 | 第41-42页 |
·反射仿真及结果分析 | 第42-48页 |
·串扰仿真及结果分析 | 第48-49页 |
·电磁兼容性仿真及结果分析 | 第49-50页 |
·电源完整性仿真及结果分析 | 第50-54页 |
·电源完整性仿真流程 | 第50-51页 |
·电源分配系统仿真与分析 | 第51-54页 |
·本章小结 | 第54-55页 |
结论 | 第55-56页 |
参考文献 | 第56-59页 |
攻读学位期间发表的学术论文 | 第59-61页 |
致谢 | 第61页 |