| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 绪论 | 第8-13页 |
| ·课题背景 | 第8-9页 |
| ·可信计算机系统 | 第8页 |
| ·研究目的和意义 | 第8-9页 |
| ·国内外研究现状 | 第9-11页 |
| ·论文内容与结构 | 第11-13页 |
| 第2章 可信计算机系统安全技术研究 | 第13-23页 |
| ·TCG的基于TPM的可信平台技术 | 第13-19页 |
| ·可信平台 | 第13页 |
| ·平台特征 | 第13-14页 |
| ·平台可信根 | 第14-15页 |
| ·平台信任链 | 第15-16页 |
| ·平台的体系结构 | 第16-19页 |
| ·Intel的LT技术 | 第19-20页 |
| ·LT技术概要 | 第19页 |
| ·LT技术特性 | 第19-20页 |
| ·微软NGSCB技术 | 第20-21页 |
| ·NGSCB技术特点 | 第20页 |
| ·NGSCB体系结构 | 第20-21页 |
| ·本章小结 | 第21-23页 |
| 第3章 系统安全机制的分析与设计 | 第23-32页 |
| ·安全嵌入式系统总体设计 | 第23-25页 |
| ·嵌入式计算机系统的构成 | 第23-24页 |
| ·安全嵌入式系统结构方案 | 第24-25页 |
| ·系统功能分析与设计 | 第25-26页 |
| ·身份认证机制 | 第25-26页 |
| ·平台完整性机制 | 第26页 |
| ·数据机密性机制 | 第26页 |
| ·安全子系统总体设计 | 第26-30页 |
| ·安全子系统软硬件体系结构 | 第26-27页 |
| ·安全模块与处理器的连接 | 第27-28页 |
| ·身份认证安全性设计 | 第28页 |
| ·平台完整性设计 | 第28-29页 |
| ·关键数据机密性设计 | 第29-30页 |
| ·本章小结 | 第30-32页 |
| 第4章 安全协处理模块硬件部分的设计与实现 | 第32-43页 |
| ·安全协处理卡硬件设计 | 第32-35页 |
| ·安全协处理卡结构框图 | 第32页 |
| ·芯片选型 | 第32-35页 |
| ·安全协处理卡硬件框图 | 第35页 |
| ·安全协处理卡硬件电路板实现 | 第35-38页 |
| ·电源转换电路 | 第35-36页 |
| ·晶振电路 | 第36-37页 |
| ·EP1C3T144 最小系统电路 | 第37页 |
| ·关键引脚及多余引脚的处理 | 第37-38页 |
| ·PCB设计过程中的注意 | 第38页 |
| ·TMS320VC5416 存储空间设计 | 第38-40页 |
| ·EP1C3T144 的控制逻辑 | 第40-41页 |
| ·安全协处理卡实物效果 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第5章 安全模块软件部分的设计与实现 | 第43-65页 |
| ·安全模块软件设计 | 第43-45页 |
| ·安全协处理卡软件系统的设计 | 第43-44页 |
| ·软件功能模块划分 | 第44-45页 |
| ·安全协处理卡管理软件各模块的实现 | 第45-55页 |
| ·密码学算法模块 | 第45-50页 |
| ·随机数生成模块 | 第50-52页 |
| ·身份认证模块 | 第52-53页 |
| ·完整性管理模块 | 第53-54页 |
| ·数据加解密模块 | 第54页 |
| ·命令解析处理模块 | 第54-55页 |
| ·TMS320VC5416 平台软件设计 | 第55-60页 |
| ·CCS开发环境 | 第55-56页 |
| ·C语言汇编语言混合编程 | 第56-57页 |
| ·TMS320VC5416 的Bootloader模式 | 第57-58页 |
| ·TMS320VC5416 bootloader程序设计 | 第58页 |
| ·FLASH现场编程 | 第58-60页 |
| ·S3C44B0X 平台安全协处理卡驱动程序模块 | 第60-62页 |
| ·软件部分测试 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-66页 |
| 参考文献 | 第66-71页 |
| 致谢 | 第71页 |