| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第一章 绪论 | 第10-14页 |
| ·选题意义 | 第10页 |
| ·锁相频率合成器的发展历史与国内外研究现状 | 第10-11页 |
| ·研究目标 | 第11-12页 |
| ·论文研究的主要内容 | 第12-14页 |
| 第二章 锁相环技术基本原理 | 第14-28页 |
| ·锁相环的组成 | 第14-19页 |
| ·方框图 | 第14-15页 |
| ·鉴相器 | 第15-17页 |
| ·压控振荡器 | 第17-18页 |
| ·环路滤波器 | 第18-19页 |
| ·基本方程和相位模型 | 第19-21页 |
| ·环路锁定的概念 | 第21-22页 |
| ·环路传递函数 | 第22页 |
| ·锁相环的稳定性分析 | 第22-26页 |
| ·锁相环的相位噪声特性分析 | 第26-27页 |
| ·小结 | 第27-28页 |
| 第三章 数字锁相频率合成器介绍 | 第28-53页 |
| ·数字锁相环的特点 | 第28-36页 |
| ·参考分频器(R Counter)和环路分频器(N Counter) | 第28-30页 |
| ·数字鉴相器 | 第30-36页 |
| ·环路滤波器的设计 | 第36-52页 |
| ·环路滤波器系数介绍 | 第36-41页 |
| ·无源环路滤波器设计 | 第41-47页 |
| ·有源环路滤波器设计 | 第47-52页 |
| ·小结 | 第52-53页 |
| 第四章 设计方案 | 第53-72页 |
| ·锁相环电路设计方案 | 第53-61页 |
| ·晶振 | 第53-54页 |
| ·鉴相器 | 第54-57页 |
| ·压控振荡器 | 第57页 |
| ·环路滤波器参数的计算 | 第57-60页 |
| ·后处理电路的设计 | 第60-61页 |
| ·控制电路设计方案 | 第61-71页 |
| ·P89V51RD2简介 | 第62-63页 |
| ·单片机与锁相环之间的通信 | 第63-67页 |
| ·键盘输入和频率显示电路的设计 | 第67-69页 |
| ·软件设计 | 第69-71页 |
| ·小结 | 第71-72页 |
| 第五章 电路的实验研究 | 第72-80页 |
| ·电路调试 | 第72-73页 |
| ·指标测试 | 第73-77页 |
| ·结果分析 | 第77-79页 |
| ·小结 | 第79-80页 |
| 第六章 结束语 | 第80-81页 |
| 参考文献 | 第81-84页 |
| 作者攻读硕士学位期间发表的论文 | 第84-85页 |
| 致谢 | 第85-86页 |
| 附件1 控制程序源代码 | 第86-92页 |
| 附件2 原理图和 PCB图 | 第92-95页 |
| 附件3 频率合成器实物照片 | 第95页 |