| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 1 绪论 | 第8-16页 |
| ·移动通信的发展现状及展望 | 第8-9页 |
| ·B3G 系统简介 | 第9-13页 |
| ·课题来源 | 第13页 |
| ·课题内容 | 第13-14页 |
| ·研究意义 | 第14-15页 |
| ·全文结构 | 第15-16页 |
| 2 B3G 系统中高速总线技术 | 第16-27页 |
| ·总线概念及其分类 | 第16-18页 |
| ·局部总线技术 | 第18-22页 |
| ·高速串行通信技术 | 第22-26页 |
| ·本章小结 | 第26-27页 |
| 3 B3G 系统中高速总线桥的设计 | 第27-33页 |
| ·B3G TDD 系统试验网简介 | 第27-29页 |
| ·B3G TDD 试验网硬件平台架构的设计 | 第29-30页 |
| ·设计需求 | 第30-31页 |
| ·设计思路和框图 | 第31-32页 |
| ·本章小结 | 第32-33页 |
| 4 B3G 系统中高速总线桥的实现 | 第33-60页 |
| ·PCI 总线桥在B3G 中的实现 | 第33-44页 |
| ·RocketIO 核及其控制桥在 B3G 系统中的实现 | 第44-53页 |
| ·高速总线桥中缓冲控制的实现 | 第53-55页 |
| ·基于 SoC 的测试技术 | 第55-59页 |
| ·本章小结 | 第59-60页 |
| 5 结束语 | 第60-62页 |
| ·全文总结 | 第60-61页 |
| ·下一步工作展望 | 第61-62页 |
| 致谢 | 第62-63页 |
| 参考文献 | 第63-66页 |
| 附录1 攻读硕士学位期间发表论文目录 | 第66-67页 |
| 附录 2 高速总线桥 PCB 顶层图 | 第67-68页 |
| 附录 3 高速总线桥 PCB 底层图 | 第68页 |