| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-13页 |
| ·课题背景 | 第9-11页 |
| ·DSP 的发展及应用状况简介 | 第11-12页 |
| ·本论文做的主要工作 | 第12-13页 |
| 第二章 TMS320C6727 DSP 介绍 | 第13-21页 |
| ·TMS320C6727 简介 | 第13页 |
| ·TMS320C6727 的体系结构 | 第13-14页 |
| ·CPU 结构概述 | 第14-15页 |
| ·片内存储器结构 | 第15-16页 |
| ·高性能的CROSSBAR SWITCH | 第16页 |
| ·外部存储器接口(EMIF) | 第16页 |
| ·32BIT EMIF 的主要特点 | 第16-17页 |
| ·EMIF 的时钟控制 | 第17页 |
| ·EMIF 的访问资源 | 第17页 |
| ·EMIF 地址线扩展 | 第17-18页 |
| ·TMS320C6727 的UHPI 接口 | 第18-19页 |
| ·UHPI 的工作模式 | 第19-20页 |
| ·数据移动加速器(DMAX) | 第20-21页 |
| 第三章 系统硬件设计与实现 | 第21-45页 |
| ·硬件设计概述 | 第21页 |
| ·异步器件FLASH 的接口设计 | 第21-27页 |
| ·同步器件SDRAM 接口设计与实现 | 第27-29页 |
| ·DSP 与 QUADPORTRAM 之间的通信 | 第29-35页 |
| ·TMS320C6727 与上位机间的通讯 | 第35-38页 |
| ·DSP 或DMAX 与主机之间的中断操作 | 第38页 |
| ·系统电源与时钟管理 | 第38-40页 |
| ·时钟选择与设计(可编程时钟芯片) | 第40-42页 |
| ·其他设计 | 第42-45页 |
| 第四章 高速PCB 中信号完整性与电磁兼容仿真分析 | 第45-65页 |
| ·高速电路的定义与高速信号的确定 | 第46-47页 |
| ·高速数字信号完整性设计与分析 | 第47-52页 |
| ·串扰噪声的模型以及计算 | 第52-55页 |
| ·电磁兼容性(EMC)及其设计方法 | 第55-57页 |
| ·高速数字电路的仿真分析方法 | 第57-58页 |
| ·本次设计中关键网络的仿真分析及解决方法 | 第58-65页 |
| 第五章 系统硬件调试与软件设计实现 | 第65-71页 |
| ·CCS 简介 | 第65-66页 |
| ·TMS320C6727 的自动引导方式与实现 | 第66-68页 |
| ·系统硬件调试 | 第68-69页 |
| ·交互式多模IMM 滤波算法 | 第69-71页 |
| 第六章 结束语 | 第71-72页 |
| 致谢 | 第72-73页 |
| 参考文献 | 第73-75页 |
| 附录 | 第75-77页 |
| 攻硕期间取得的研究成果 | 第77-78页 |