Turbo码SOVA译码器FPGA实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·本论文主要结构 | 第8页 |
| ·Turbo码概述 | 第8-9页 |
| ·Turbo码的现状及发展趋势 | 第9-12页 |
| 第二章 Turbo码编/解码器结构 | 第12-19页 |
| ·Turbo码基本原理 | 第12-13页 |
| ·Turbo码编码器的结构 | 第13-16页 |
| ·PCCC编码器结构 | 第14-15页 |
| ·SCCC编码器结构 | 第15-16页 |
| ·HCCC编码器结构 | 第16页 |
| ·Turbo码译码算法 | 第16-17页 |
| ·Turbo码译码器结构 | 第17-18页 |
| ·Turbo码译码器的实现方法 | 第18-19页 |
| 第三章 Turbo码SOVA译码器的FPGA实现 | 第19-42页 |
| ·SOVA算法分析 | 第19-27页 |
| ·FPGA软硬件开发平台 | 第27-29页 |
| ·Turbo码SOVA译码器的顶层设计 | 第29-30页 |
| ·Turbo码SOVA译码器详细设计 | 第30-41页 |
| ·Turbo码SOVA译码器详细设计组织结构 | 第30-31页 |
| ·输入接口设计 | 第31页 |
| ·交织器的设计及其复用 | 第31-33页 |
| ·SOVA分量译码器设计 | 第33-40页 |
| ·迭代控制器 | 第40-41页 |
| ·译码输出模块 | 第41页 |
| ·本章小结 | 第41-42页 |
| 第四章 测试与分析 | 第42-51页 |
| ·概述 | 第42页 |
| ·FPGA仿真测试技术 | 第42-43页 |
| ·FPGA硬件测试技术 | 第43-44页 |
| ·主要功能模块的仿真测试 | 第44-47页 |
| ·硬件综合及资源占用情况 | 第47-48页 |
| ·系统功能仿真验证 | 第48-49页 |
| ·硬件测试 | 第49-50页 |
| ·译码延时估算 | 第50页 |
| ·性能改进 | 第50-51页 |
| 第五章 结论 | 第51-52页 |
| 参考文献 | 第52-54页 |
| 致谢 | 第54页 |