| 中文摘要 | 第1页 |
| 英文摘要 | 第3-6页 |
| 第一章 引 言 | 第6-9页 |
| ·课题背景 | 第6-7页 |
| ·研究现状 | 第7页 |
| ·本课题所完成的工作 | 第7-9页 |
| 第二章 RS码的编译码算法 | 第9-17页 |
| ·纠错编码的基本理论 | 第9-11页 |
| ·RS码的编译码原理 | 第11-17页 |
| ·RS码的 级编码电路 | 第11-13页 |
| ·RS码的一般译码原理 | 第13-15页 |
| ·RS码的软判决译码 | 第15-17页 |
| 第三章 RS码快速译码算法 | 第17-26页 |
| ·STEP-BY-STEP算法 | 第17-19页 |
| ·频域译码算法 | 第19-26页 |
| 第四章 RS编译码器的硬件结构 | 第26-37页 |
| ·系统硬件设计框图 | 第26-27页 |
| ·系统主模块TMS320VC | 第27-28页 |
| ·同步串行通信模块 | 第28-30页 |
| ·MCBSP的结构 | 第28-30页 |
| ·同步串行通信模块的电路连接 | 第30页 |
| ·异步串行通信模块 | 第30-33页 |
| ·异步通信芯片ST16C | 第30-31页 |
| ·ST16C550的内部寄存器 | 第31-32页 |
| ·电平接口模块 | 第32页 |
| ·异步串行通信模块的电路连接 | 第32-33页 |
| ·TMS320VC5402的并行装载过程 | 第33-36页 |
| ·FLASH芯片SST39VF400A | 第34页 |
| ·FLASH芯片与DSP间的电路连接设计 | 第34-36页 |
| ·电源模块的设计 | 第36-37页 |
| 第五章 RS码编译码器的软件实现 | 第37-45页 |
| ·系统整体的工作流程 | 第37页 |
| ·ST16C550的设置与使用 | 第37-40页 |
| ·DSP的多通道缓冲串口MCBSP的考虑 | 第40-41页 |
| ·RS码编译码算法在DSP上的实现 | 第41-42页 |
| ·FLASH存储器SST39VF400A的设置和使用 | 第42-45页 |
| ·SST39VF400A芯片的操作命令 | 第42-43页 |
| ·FLASH中自举表的存储格式 | 第43-44页 |
| ·“烧写”程序 | 第44-45页 |
| 第六章 RS编译码器的调试 | 第45-48页 |
| ·算法调试 | 第45-46页 |
| ·系统功能调试 | 第46-47页 |
| ·编写程序过程中应注意的问题 | 第47-48页 |
| 第七章 RS码性能的Matlab仿真 | 第48-50页 |
| ·AWGN信道 | 第48页 |
| ·突发信道 | 第48-49页 |
| ·结 论 | 第49-50页 |
| 第八章 结 论 | 第50-53页 |
| 致 谢 | 第53-54页 |
| 攻读硕士学位期间发表的学术论文 | 第54页 |