数字系统并行模拟算法的研究
摘要 | 第1-4页 |
ABSTRACT | 第4-8页 |
第一章 绪论 | 第8-24页 |
1 集成电路设计面临严峻的挑战 | 第8页 |
2 硬件描述语言 | 第8-9页 |
3 VHDL的特点 | 第9-10页 |
4 模拟综述 | 第10-15页 |
(1) 模拟目的 | 第10-11页 |
(2) 逻辑模拟模型 | 第11-12页 |
(3) VHDL模拟常用算法 | 第12-15页 |
5 并行处理的硬件系统 | 第15-20页 |
(1) 并行计算机系统的发展 | 第15页 |
(2) 并行机Flynn分类法 | 第15-16页 |
(3) 并行计算机结构模型 | 第16-19页 |
(4) COW | 第19-20页 |
6 消息传递接口 | 第20-24页 |
(1) MPI | 第20-21页 |
(2) MPI的通信模式 | 第21-24页 |
第二章 并行模拟算法设计 | 第24-36页 |
1 分布式模拟步骤 | 第24-28页 |
(1) 确立 | 第24-25页 |
(2) 划分 | 第25-26页 |
(3) 通讯 | 第26页 |
(4) 同步 | 第26-28页 |
2 并行算法的改进 | 第28-36页 |
(1) 排序功能的增加 | 第29页 |
(2) 划分策略的采用 | 第29-31页 |
(3) TimeWarp的改进 | 第31-33页 |
(4) LP发送机制的改进 | 第33页 |
(5) 队列的节约存储模式 | 第33-34页 |
(6) 改进的好处 | 第34-36页 |
第三章 并行模拟算法的实现 | 第36-54页 |
1 模拟器的总体结构框架 | 第36-39页 |
2 设计与实现概述 | 第39-41页 |
(1) 设计策略的采用 | 第39页 |
(2) 设计采用面向对象的方法及其好处 | 第39-40页 |
(3) 实现中用到的MPI基本函数 | 第40-41页 |
3 模拟器的部分详细设计 | 第41-54页 |
(1) LogicalProcess | 第41-46页 |
(2) Node | 第46-48页 |
(3) VirtualTime | 第48-49页 |
(4) Communicator | 第49-51页 |
(5) Signal & Event | 第51-54页 |
第四章 模拟结果与分析 | 第54-60页 |
1 模拟结果 | 第54-57页 |
2 模拟结果的分析和总结 | 第57-60页 |
参考文献 | 第60-64页 |
附录 | 第64-74页 |
附录1 | 第64-74页 |
致谢 | 第74-76页 |
论文发表情况 | 第76页 |