| 摘要 | 第1-4页 |
| Abstract | 第4-6页 |
| 目录 | 第6-8页 |
| 第1章 引言 | 第8-15页 |
| ·选题依据及研究意义 | 第10-11页 |
| ·研究现状 | 第11-13页 |
| ·论文的内容和结构 | 第13-15页 |
| 第2章 研究内容与特色 | 第15-17页 |
| ·研究内容 | 第15页 |
| ·成果特色 | 第15-17页 |
| 第3章 多道分析器和数据传输方案选择 | 第17-21页 |
| ·微机化方案选择 | 第17-19页 |
| ·微机方案选择 | 第17-18页 |
| ·PC/104嵌入式微机选择方案 | 第18-19页 |
| ·多道脉冲幅度分析器接口方案选择 | 第19页 |
| ·数据传输方案选择 | 第19-21页 |
| 第4章 多道脉冲幅度分析器有关硬件研究 | 第21-53页 |
| ·PC/104嵌入式微机 | 第21-30页 |
| ·PC/104 I/O端口及其编址方式 | 第21-23页 |
| ·I/O端口和I/O操作 | 第21-22页 |
| ·端口地址编址方式 | 第22页 |
| ·独立编址方式的端口访问 | 第22-23页 |
| ·PC/104总线概述 | 第23-26页 |
| ·I/O端口地址分配 | 第26-27页 |
| ·I/O端口地址选用原则 | 第27页 |
| ·端口地址译码 | 第27-28页 |
| ·I/O端口地址译码方法 | 第28页 |
| ·I/O端口地址译码电路设计 | 第28-30页 |
| ·固定式端口地址译码 | 第29-30页 |
| ·可选式端口地址译码 | 第30页 |
| ·多道脉冲幅度分析器 | 第30-48页 |
| ·峰保持电路 | 第31-33页 |
| ·FPGA控制芯片 | 第33-36页 |
| ·甄别电路 | 第36-39页 |
| ·A/D电路 | 第39-47页 |
| ·A/D转换作用 | 第39页 |
| ·A/D转换原理 | 第39-40页 |
| ·MAX174简介 | 第40-44页 |
| ·A/D转换电路 | 第44-47页 |
| ·时序说明 | 第47-48页 |
| ·键盘 | 第48-49页 |
| ·软件实现 | 第49-53页 |
| 第5章 数据传输关键技术研究 | 第53-72页 |
| ·相关分类算法 | 第54-58页 |
| ·二维Grid of Tries算法 | 第54-56页 |
| ·多维Grid of Tries算法 | 第56-58页 |
| ·无冲突哈希查找算法 | 第58页 |
| ·Lakshman和Stiliadis的二维分类算法 | 第58页 |
| ·算法的基本思想 | 第58-59页 |
| ·完全无冲突哈希查找 | 第59-61页 |
| ·源和目的IP分类算法 | 第61-63页 |
| ·源端口查找 | 第63-64页 |
| ·评测及结论 | 第64-67页 |
| ·算法仿真实现 | 第67-72页 |
| 第6章 结论 | 第72-74页 |
| 致谢 | 第74-75页 |
| 攻读硕士学位期间从事的主要科研工作及发表的论文 | 第75-76页 |
| 参考文献 | 第76-77页 |