| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-12页 |
| 第1章 绪论 | 第12-18页 |
| ·课题的应用背景 | 第12-13页 |
| ·UTRAN的承载技术现状和发展趋势 | 第13-15页 |
| ·IMA技术在PTN网络中的应用 | 第15页 |
| ·研究内容 | 第15-18页 |
| 第2章 ATM反向复用(IMA)基本原理 | 第18-41页 |
| ·ATM反向复用(IMA)概述 | 第18-19页 |
| ·IMA协议参考模型 | 第19-20页 |
| ·IMA帧结构 | 第20-27页 |
| ·Filler信元 | 第21页 |
| ·ICP信元 | 第21-27页 |
| ·发送接收机制 | 第27-30页 |
| ·IDCC调度 | 第27-28页 |
| ·发送端操作流程 | 第28-29页 |
| ·接收端操作流程 | 第29-30页 |
| ·IMA帧同步状态机 | 第30-32页 |
| ·IMA链路间时延补偿机制 | 第32-33页 |
| ·IMA链路错误处理 | 第33-34页 |
| ·IMA错误维护状态机和(IESM)和IMA帧丢失 | 第33-34页 |
| ·链路间信元同步丢失 | 第34页 |
| ·IMA状态机管理 | 第34-40页 |
| ·组状态机(GSM) | 第34-37页 |
| ·链路状态机(LSM) | 第37-40页 |
| ·本章小结 | 第40-41页 |
| 第3章 系统总体方案设计 | 第41-58页 |
| ·系统硬件总体设计方案 | 第41-46页 |
| ·硬件总体框图 | 第41-42页 |
| ·时钟分配和电源分配 | 第42页 |
| ·各硬件模块功能说明及型号选择 | 第42-46页 |
| ·FPGA总体逻辑设计方案 | 第46-57页 |
| ·开发平台QuartusⅡ软件介绍 | 第46-47页 |
| ·开发语言Verilog HDL | 第47-48页 |
| ·FPGA总体逻辑设计框图 | 第48-49页 |
| ·时钟域设计 | 第49-50页 |
| ·FPGA各模块的功能细化 | 第50-57页 |
| ·本章小结 | 第57-58页 |
| 第4章 IMA发送模块(TIMA)设计 | 第58-97页 |
| ·TIMA模块总体设计框图 | 第58-60页 |
| ·IDCC调度器模块的设计 | 第60-62页 |
| ·服务请求FIFO模块的设计 | 第62-63页 |
| ·TIMA核心功能模块的设计 | 第63-93页 |
| ·TIMA核心功能模块总体设计 | 第63-66页 |
| ·总控模块的设计 | 第66-69页 |
| ·链路更新模块的设计 | 第69-72页 |
| ·信元搬运控制模块的设计 | 第72-75页 |
| ·信元类型判断模块的设计 | 第75-80页 |
| ·ICP信元池模块的设计 | 第80-88页 |
| ·信元搬运模块的设计 | 第88-91页 |
| ·信元统计模块的设计 | 第91-93页 |
| ·存储模块的设计和以及在整系统中的地址分配 | 第93-96页 |
| ·组配置和统计存储模块 | 第93-94页 |
| ·链路配置和统计存储模块 | 第94-96页 |
| ·本章小结 | 第96-97页 |
| 第5章 基于NIOSⅡ处理器的SOPC系统设计 | 第97-121页 |
| ·SOC和SOPC技术简介 | 第97页 |
| ·NIOSⅡ处理器系统 | 第97-100页 |
| ·AVALON总线 | 第100-103页 |
| ·Avalon总线功能 | 第100页 |
| ·Avalon接口 | 第100-102页 |
| ·Avalon外设 | 第102-103页 |
| ·NIOSⅡ处理器SOPC系统的开发平台和开发流程 | 第103-105页 |
| ·利用SOPC Builder构建SOPC硬件系统 | 第103-104页 |
| ·利用NIOSⅡIDE集成开发环境进行软件开发 | 第104页 |
| ·NIOS处理器SOPC系统的开发流程 | 第104-105页 |
| ·SOPC系统硬件开发 | 第105-109页 |
| ·系统的功能需求 | 第105-106页 |
| ·系统的总体结构 | 第106-107页 |
| ·自定义接口IP的设计 | 第107-109页 |
| ·SOPC系统软件开发 | 第109-120页 |
| ·应用程序软件总体设计 | 第109-110页 |
| ·数据结构设计 | 第110-112页 |
| ·IMA初始化配置 | 第112-115页 |
| ·IMA组状态机的软件实现 | 第115-117页 |
| ·链路发送状态机的软件实现 | 第117-120页 |
| ·本章小结 | 第120-121页 |
| 第6章 仿真验证与上板测试 | 第121-138页 |
| ·仿真验证简介 | 第121-122页 |
| ·仿真验证环境 | 第122页 |
| ·验证语言SystemVerilog | 第122页 |
| ·VCS(Verilog Compiled Simulator)仿真平台 | 第122页 |
| ·TIMA模块的仿真验证总体方案 | 第122-123页 |
| ·测试平台描述 | 第123-124页 |
| ·ATM类描述 | 第123-124页 |
| ·IMA类描述 | 第124页 |
| ·仿真结果及分析 | 第124-134页 |
| ·总控模块的仿真结果 | 第125-126页 |
| ·链路更新模块的仿真结果 | 第126-127页 |
| ·信元搬运控制模块的仿真结果 | 第127-129页 |
| ·信元类型判断模块的仿真结果 | 第129-130页 |
| ·ICP信元更新模块的仿真结果 | 第130-131页 |
| ·信元搬运模块的仿真结果 | 第131-133页 |
| ·信元统计模块的仿真结果 | 第133-134页 |
| ·上板测试 | 第134-137页 |
| ·测试仪表AX/4000 | 第134-135页 |
| ·测试结果 | 第135-137页 |
| ·本章小结 | 第137-138页 |
| 第7章 总结和展望 | 第138-140页 |
| 参考文献 | 第140-143页 |
| 附录 作者在攻读硕士学位期间发表的论文 | 第143页 |