1553B总线多RT接口板的研究设计
| 第一章 概述 | 第1-10页 |
| 第二章 航空总线简介 | 第10-21页 |
| 第一节 发展历史 | 第10-11页 |
| 第二节 发展现状 | 第11-13页 |
| ·计算机网络的拓扑结构 | 第11-12页 |
| ·航空数据总线标准 | 第12-13页 |
| 第三节 ARINC-429总线简介 | 第13-14页 |
| 第四节 MIL-STD-1553B总线 | 第14-19页 |
| ·指令/响应型通信协议 | 第15页 |
| ·1553B的字格式 | 第15-16页 |
| ·1553B的消息格式 | 第16-18页 |
| ·方式指令 | 第18-19页 |
| ·数据总线的码型 | 第19页 |
| 第五节 各种总线比较 | 第19-20页 |
| 第六节 设计思路 | 第20-21页 |
| 第三章 总体方案设计 | 第21-32页 |
| 第一节 BU-61580介绍 | 第21-23页 |
| ·BU-61580特点 | 第21-22页 |
| ·BU-61580原理 | 第22页 |
| ·总线接口板设计 | 第22-23页 |
| 第二节 难点分析 | 第23-24页 |
| ·MBI板的结构 | 第23-24页 |
| ·设计任务 | 第24页 |
| 第三节 硬件电路设计构思 | 第24-26页 |
| ·总线控制器功能 | 第25页 |
| ·总线监视器功能 | 第25页 |
| ·远程终端功能 | 第25页 |
| ·BC/RT/MT功能 | 第25-26页 |
| 第四节 TMS320F206简介 | 第26-28页 |
| ·引言 | 第26页 |
| ·TMS320F206简介 | 第26-27页 |
| ·TMS320F206结构介绍 | 第27-28页 |
| 第五节 EDA技术及FPGA简介 | 第28-32页 |
| ·可编程ASIC种类 | 第28-29页 |
| ·ACEX 1K系列器件介绍 | 第29-30页 |
| ·ACEX1K器件特点 | 第30-32页 |
| 第四章 硬件电路实现 | 第32-45页 |
| 第一节 系统设计原理和框图 | 第32-33页 |
| 第二节 数据总线接口 | 第33-35页 |
| ·传输系统的结构参数选择 | 第33-34页 |
| ·发送器和接收器的工作原理 | 第34-35页 |
| 第三节 计算机ISA接口 | 第35-38页 |
| ·ISA总线简介 | 第36页 |
| ·ISA总线引脚说明 | 第36-38页 |
| 第四节 DSP模块设计 | 第38-41页 |
| 第五节 FPGA模块设计 | 第41-42页 |
| 第六节 双口RAM模块设计 | 第42-44页 |
| 第七节 PCB板设计 | 第44-45页 |
| 第五章 FPGA设计实现 | 第45-58页 |
| 第一节 简介 | 第45-48页 |
| ·硬件描述语言(HDL) | 第45-46页 |
| ·使用VHDL设计的优点 | 第46页 |
| ·开发软件流程 | 第46-47页 |
| ·PC机下的开发工具 | 第47-48页 |
| 第二节 DSP接口模块 | 第48-51页 |
| ·I/O写寄存器 | 第48-49页 |
| ·I/O读寄存器 | 第49-51页 |
| 第三节 总线发送模块 | 第51-53页 |
| 第四节 总线接收模块 | 第53-55页 |
| ·同步头的接收 | 第53-54页 |
| ·数据位的接收 | 第54-55页 |
| 第五节 中断控制模块 | 第55-56页 |
| 第六节 计数器模块 | 第56-58页 |
| 第六章 系统总线软件概述及设计 | 第58-68页 |
| 第一节 软件的工程化 | 第58-59页 |
| ·软件工程学的产生 | 第58-59页 |
| ·软件的生命期 | 第59页 |
| 第二节 软件工程实现 | 第59-64页 |
| ·软件研制流程 | 第59-61页 |
| ·程序编制 | 第61-62页 |
| ·软件测试 | 第62-64页 |
| ·软件维护 | 第64页 |
| 第三节 系统总线通讯软件设计 | 第64-68页 |
| ·FPGA控制程序 | 第65-66页 |
| ·DSP控制程序 | 第66-67页 |
| ·上位机控制程序 | 第67-68页 |
| 总结 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-71页 |