仪用主从耦合分布式并行处理容错系统体系结构研究
目录 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-9页 |
第一章 综述 | 第9-31页 |
·概述 | 第9页 |
·现代仪器系统 | 第9-10页 |
·仪用并行处理系统体系结构 | 第10-11页 |
·主从耦合分布式并行处理 | 第11-13页 |
·分布式并行通信体系 | 第13-18页 |
·分布式并行容错体系 | 第18-27页 |
·系统性能评价体系 | 第27-29页 |
·课题提出 | 第29-31页 |
第二章 系统设计构造方法学研究 | 第31-44页 |
·概述 | 第31-34页 |
·设计方法学原则 | 第34-36页 |
·功能-性能评价体系 | 第36-41页 |
·系统设计方法 | 第41-44页 |
第三章 主从耦合并行处理系统体系研究 | 第44-64页 |
·概述 | 第44-45页 |
·基本问题 | 第45-47页 |
·系统总体结构 | 第47-49页 |
·系统体系及其模型 | 第49-54页 |
·仪用内核逻辑结构 | 第54-55页 |
·微处理器体系选型 | 第55-56页 |
·通信系统结构 | 第56-60页 |
·容错系统结构 | 第60-64页 |
第四章 系统性能模型构建及其仿真研究 | 第64-95页 |
·概述 | 第64-65页 |
·仿真系统体系 | 第65-67页 |
·理论及算法基础 | 第67-72页 |
·随机Petri网模型方法 | 第72-77页 |
·随机规范形式网(SWN)仿真模拟系统 | 第77-84页 |
·模拟仿真平台实现 | 第84-87页 |
·通信系统分析及其建模 | 第87-92页 |
·容错系统分析及其建模 | 第92-95页 |
第五章 高性能通信系统结构研究与实现 | 第95-126页 |
·概述 | 第95-96页 |
·通信系统结构模型 | 第96-98页 |
·总体结构 | 第98-103页 |
·全动态阻拦等待同步系统 | 第103-109页 |
·分布式仲裁系统 | 第109-115页 |
·分布式活动信箱消息传递系统 | 第115-123页 |
·性能评价及比较 | 第123-126页 |
第六章 容错系统结构及其可靠性研究 | 第126-154页 |
·概述 | 第126-127页 |
·总体结构 | 第127-135页 |
·故障检测与诊断 | 第135-138页 |
·容错通信管理 | 第138-141页 |
·故障处理 | 第141-145页 |
·检查点机制 | 第145-149页 |
·消息登录机制 | 第149-152页 |
·进程/线程迁移及系统恢复 | 第152-154页 |
第七章 系统仿真和性能测试 | 第154-178页 |
·概述 | 第154页 |
·硬件集成技术 | 第154-163页 |
·软件技术 | 第163-166页 |
·其他关键集成技术 | 第166-167页 |
·系统测试评估总结 | 第167-178页 |
第八章 总结与展望 | 第178-195页 |
·工作总结 | 第178-180页 |
·论文创新点 | 第180-181页 |
·未来工作展望 | 第181-195页 |