| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题的价值及其意义 | 第10-11页 |
| ·国内外发展现状与发展趋势 | 第11-12页 |
| ·低压低功耗运算放大器的基本问题 | 第12页 |
| ·论文的章节安排 | 第12-14页 |
| 第二章 CMOS器件模型与工作特性 | 第14-19页 |
| ·MOS器件的原理及模型 | 第14-17页 |
| ·MOSFET的结构和大信号特性 | 第14-16页 |
| ·MOSFET的小信号模型 | 第16-17页 |
| ·阈值电压 | 第17-18页 |
| ·小结 | 第18-19页 |
| 第三章 CMOS运放的基本单元分析 | 第19-25页 |
| ·运算放大器电路的总体分析 | 第19-20页 |
| ·运算放大器差分输入级的分析 | 第20-25页 |
| ·折叠式共源-共栅(folded-cascode)差动级 | 第20-22页 |
| ·套筒式共源-共栅(telescopic-cascode)差动级 | 第22-23页 |
| ·低压宽摆幅共源-共栅电流镜电路 | 第23-25页 |
| 第四章 运放放大器的性能指标及测试方法 | 第25-32页 |
| ·运放的具体指标及测试方法 | 第25-30页 |
| ·开环增益(open loop dc gain) | 第25-26页 |
| ·开环带宽和增益带宽积(band width and GBW) | 第26页 |
| ·输出摆幅(output swing) | 第26-27页 |
| ·转换速率与建立时间(slew rate and settling time) | 第27-29页 |
| ·相位裕度(phase margin) | 第29页 |
| ·功耗(power dissipation) | 第29页 |
| ·噪声(noise) | 第29-30页 |
| ·运放指标设计与折衷 | 第30-32页 |
| 第五章 CMOS运算放大器的设计 | 第32-43页 |
| ·电路的设计目标 | 第32-33页 |
| ·设计目标 | 第32页 |
| ·运放的结构选择 | 第32-33页 |
| ·性能指标分析 | 第33-38页 |
| ·差分直流增益A_(dm) | 第33页 |
| ·差分压摆率 | 第33-34页 |
| ·静态功耗 | 第34页 |
| ·相位裕度和单位增益带宽 | 第34-36页 |
| ·共模负反馈CMFB | 第36页 |
| ·宽摆幅电流源 | 第36-37页 |
| ·Miller补偿电阻 | 第37-38页 |
| ·参数计算 | 第38-43页 |
| ·确定Miller补偿电容 | 第38页 |
| ·确定两级发大器中的工作电流 | 第38-39页 |
| ·计算放大器的跨导g_(m9) | 第39-40页 |
| ·电流源偏置管和Cascode管的尺寸 | 第40页 |
| ·Miller补偿电阻R_C的确定 | 第40页 |
| ·偏置电路的管子尺寸 | 第40-41页 |
| ·共模负反馈电路的晶体管尺寸 | 第41-43页 |
| 第六章 HSpice仿真及BiCMOS运放设计 | 第43-53页 |
| ·运算放大器的HSpice仿真 | 第43-47页 |
| ·运算放大器的增益和相位测量 | 第43-44页 |
| ·阶跃响应特性 | 第44-45页 |
| ·共模抑制比(CMRR)的测量 | 第45页 |
| ·放大器输入输出延迟时间的测量 | 第45-46页 |
| ·放大器功耗的测量 | 第46-47页 |
| ·放大器输出摆幅特性 | 第47页 |
| ·BiCMOS放大器设计 | 第47-53页 |
| ·BiCMOS介绍与放大器的设计 | 第47-50页 |
| ·元器件制备工艺要点 | 第50页 |
| ·仿真结果与分析 | 第50-53页 |
| 第七章 结论与展望 | 第53-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-61页 |
| 附录A MOS器件模型参数 | 第61-66页 |
| 附录B 整体电路HSpice网表文件 | 第66-69页 |
| 攻读硕士研究生期间发表的论文 | 第69页 |