基于FPGA的DDS信号发生器的研究
| 致谢 | 第1-4页 |
| 摘要 | 第4-5页 |
| abstract | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题研究的背景及意义 | 第8页 |
| ·研究背景 | 第8页 |
| ·研究意义 | 第8页 |
| ·课题国内外研究现状 | 第8-10页 |
| ·国外研究现状 | 第8-9页 |
| ·国内研究现状 | 第9-10页 |
| ·论文主要内容及章节安排 | 第10-11页 |
| ·论文的主要内容 | 第10页 |
| ·论文章节安排 | 第10-11页 |
| 本章小结 | 第11-12页 |
| 第二章 DDS 技术的基本原理及特点分析 | 第12-23页 |
| ·DDS 技术的工作原理 | 第12页 |
| ·DDS 的基本结构 | 第12-14页 |
| ·相位累加器 | 第12-13页 |
| ·波形存储器 | 第13页 |
| ·数模转换器 | 第13页 |
| ·低通滤波器 | 第13-14页 |
| ·DDS 参数计算 | 第14页 |
| ·DDS 频谱分析 | 第14-21页 |
| ·理想 DDS 的频谱分析 | 第14-15页 |
| ·实际 DDS 的频谱分析 | 第15-20页 |
| ·抑制杂散信号的几种方法 | 第20-21页 |
| ·DDS 技术特点 | 第21-22页 |
| 本章小结 | 第22-23页 |
| 第三章 DDS 信号发生器系统方案设计 | 第23-26页 |
| ·系统总体结构 | 第23页 |
| ·系统功能 | 第23-24页 |
| ·系统总体设计方案 | 第24-25页 |
| 本章小结 | 第25-26页 |
| 第四章 DDS 信号发生器的硬件设计与实现 | 第26-44页 |
| ·FPGA 的简单介绍 | 第26-29页 |
| ·FPGA 硬件结构 | 第26页 |
| ·FPGA 开发板 V3.0 | 第26-27页 |
| ·键盘扫描接口与 LCD 显示接口 | 第27-29页 |
| ·数模转换电路 | 第29-35页 |
| ·电源电路 | 第29-31页 |
| ·高速 8 位数模转换芯片 AD9704 | 第31-35页 |
| ·低通滤波器的设计 | 第35-39页 |
| ·滤波器类型的选定 | 第35-36页 |
| ·低通滤波器的设计过程 | 第36-39页 |
| ·电压放大电路 | 第39-42页 |
| ·功率放大和幅度控制电路 | 第42页 |
| ·PCB 硬件电路版图 | 第42-43页 |
| 本章小结 | 第43-44页 |
| 第五章 DDS 信号发生器的软件设计与实现 | 第44-68页 |
| ·系统软件部分的整体描述 | 第45-46页 |
| ·键盘扫描得到频率控制字模块 | 第46-51页 |
| ·键盘扫描模块 | 第46-48页 |
| ·数据处理模块 | 第48-50页 |
| ·频率控制字模块 | 第50-51页 |
| ·液晶显示模块子程序 | 第51-56页 |
| ·定义枚举类型 | 第51-52页 |
| ·时钟信号分频 | 第52-53页 |
| ·输入地址更新 | 第53页 |
| ·LCD 显示状态机设计 | 第53-55页 |
| ·状态机系统优势 | 第55-56页 |
| ·DDS 模块 | 第56-67页 |
| ·相位累加器 | 第57-58页 |
| ·相位截断模块 | 第58-59页 |
| ·象限映射模块 | 第59-60页 |
| ·四分之一正弦查找表 | 第60-62页 |
| ·符号控制正弦波输出模块 | 第62-63页 |
| ·三角波产生模块 | 第63-65页 |
| ·方波产生模块 | 第65-66页 |
| ·波形选择模块 | 第66-67页 |
| 本章小结 | 第67-68页 |
| 第六章 系统调试及结果分析 | 第68-71页 |
| ·软件调试 | 第68页 |
| ·硬件调试 | 第68-71页 |
| 第七章 总结和展望 | 第71-73页 |
| 附录 | 第73-76页 |
| 参考文献 | 第76-77页 |