摘要 | 第1-6页 |
ABSTRACT | 第6-8页 |
目录 | 第8-10页 |
插图目录 | 第10-12页 |
縮略词说明表 | 第12-13页 |
第一章 绪论 | 第13-21页 |
·多核处理器与NoC概述 | 第13-15页 |
·NoC的研究现状 | 第15-16页 |
·NoC软件并行化 | 第16-17页 |
·软硬件协同设计 | 第17-19页 |
·课题来源及本文主要内容 | 第19-21页 |
第二章 片上网络的技术发展分析 | 第21-31页 |
·NoC的基本结构 | 第21-23页 |
·NoC的设计空间 | 第23-30页 |
·NoC的拓扑结构 | 第23-26页 |
·NoC的通信模式 | 第26-28页 |
·NoC的应用映射 | 第28-30页 |
·本章小结 | 第30-31页 |
第三章 合成孔径雷达成像算法并行化分析 | 第31-45页 |
·合成孔径雷达研究现状 | 第31-32页 |
·合成孔径雷达的基本原理 | 第32-34页 |
·并行化粒度的选择 | 第34-36页 |
·RD算法的并行化探索 | 第36-39页 |
·RD算法流程分析 | 第36-37页 |
·RD算法并行化分析 | 第37-39页 |
·CS算法的并行化探索 | 第39-42页 |
·CS算法流程分析 | 第39-40页 |
·CS算法并行化分析 | 第40-42页 |
·SAR算法并行化效率探究 | 第42-43页 |
·本章小结 | 第43-45页 |
第四章 基于多核NoC的SAR成像算法演示系统设计 | 第45-67页 |
·SAR算法特征与硬件设计 | 第45-48页 |
·SAR成像FPGA演示系统概况 | 第48-52页 |
·演示系统的整体架构 | 第48-49页 |
·多核NoC系统架构 | 第49-52页 |
·交换节点的设计分析 | 第52-53页 |
·运算簇设计分析 | 第53-64页 |
·浮点协处理器设计分析 | 第55-61页 |
·FFT硬件加速单元设计分析 | 第61-62页 |
·DMA单元设计分析 | 第62-64页 |
·转置簇设计分析 | 第64-65页 |
·本章小结 | 第65-67页 |
第五章 基于多核NoC的SAR成像算法并行化实现 | 第67-80页 |
·硬件建模和系统级仿真验证平台 | 第67-72页 |
·面向对象的建模方法 | 第67-68页 |
·SAR成像算法的NoC系统级仿真平台 | 第68-72页 |
·SAR成像算法的混合并行化方法 | 第72-76页 |
·子孔径处理并行化方法 | 第74-75页 |
·合成孔径处理并行化方法 | 第75-76页 |
·SAR成像算法的FPGA实现与性能分析 | 第76-79页 |
·本章小结 | 第79-80页 |
第六章 总结和展望 | 第80-82页 |
·本文总结 | 第80-81页 |
·未来工作展望 | 第81-82页 |
参考文献 | 第82-86页 |
攻读硕士学位期间研究成果 | 第86-87页 |
致谢 | 第87-88页 |