| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第1章 绪论 | 第7-14页 |
| ·微电子技术发展历程 | 第7页 |
| ·从SoC至NoC | 第7-12页 |
| ·NoC是SoC发展的必然趋势 | 第7-8页 |
| ·NoC的关键问题 | 第8-10页 |
| ·NoC研究现状 | 第10-12页 |
| ·NoC发展总结以及展望 | 第12页 |
| ·本文的研究背景和结构安排 | 第12-14页 |
| 第2章 编码理论 | 第14-18页 |
| ·二进制循环单位距离码(Binary-Cycled-One-Distance Code) | 第14页 |
| ·格雷码(Gray Code) | 第14页 |
| ·约翰逊码(Jonhson Code) | 第14-15页 |
| ·上述两种编码的对比 | 第15页 |
| ·基于二进制循环单位距离码的二维平面编码 | 第15页 |
| ·二维格雷码(2-D Gray Code) | 第15-16页 |
| ·二维约翰逊码(2-D Jonhson Code) | 第16页 |
| ·本章小结 | 第16-18页 |
| 第3章 拓扑结构理论 | 第18-23页 |
| ·NoC拓扑结构综述 | 第18-20页 |
| ·并行计算的网络拓扑结构概述 | 第20-22页 |
| ·全连接网络 | 第21页 |
| ·有限连接网络 | 第21-22页 |
| ·超立方体连接网络 | 第22页 |
| ·本章小结 | 第22-23页 |
| 第4章 片上网络路由算法的设计与实现 | 第23-29页 |
| ·NoC拓扑结构的选择 | 第23页 |
| ·NoC路由机制的设计 | 第23-25页 |
| ·实验结果 | 第25-26页 |
| ·硬件实现 | 第26-27页 |
| ·NoC原型描述 | 第26页 |
| ·NoC路由原型描述 | 第26-27页 |
| ·NoC节点原型描述 | 第27页 |
| ·片上网络节点编码的压缩存储 | 第27-28页 |
| ·本章小结 | 第28-29页 |
| 第5章 拓扑结构与节点编码结合的扩展 | 第29-34页 |
| ·超立方体的构造和编码 | 第29-30页 |
| ·4度环网的二维约翰逊编码的扩展 | 第30页 |
| ·GJcode立方体的节点编码 | 第30-32页 |
| ·GJcode立方体节点编码的定义 | 第30-31页 |
| ·GJcode立方体的逻辑设计 | 第31页 |
| ·GJcode立方体的物理设计 | 第31-32页 |
| ·GJcode立方体的路由 | 第32页 |
| ·性能分析 | 第32-33页 |
| ·本章小结 | 第33-34页 |
| 第6章 网络节点编码的应用推广 | 第34-37页 |
| ·有限状态机(FSM)的状态编码 | 第34-35页 |
| ·逻辑表达式的化简 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第7章 总结与展望 | 第37-38页 |
| ·总结 | 第37页 |
| ·展望 | 第37-38页 |
| 参考文献 | 第38-40页 |
| 攻读学位期间取得的研究成果 | 第40-41页 |
| 致谢 | 第41-42页 |