基于SFP+的中端交换机万兆上行子卡设计与研究
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 绪论 | 第11-17页 |
·研究背景 | 第11-14页 |
·万兆以太网技术的高速发展 | 第11-12页 |
·10GbE网元设备——SFP+的发展 | 第12-14页 |
·本课题的研究意义 | 第14-15页 |
·本课题的主要研究内容 | 第15-16页 |
·SFP+万兆上行子卡工作原理简介 | 第15页 |
·子卡的设计、仿真与制板 | 第15-16页 |
·本章小结 | 第16-17页 |
2 万兆物理芯片的工作原理及子卡电路设计 | 第17-39页 |
·万兆以太网物理层功能介绍 | 第17-27页 |
·万兆以太网规范简介 | 第17-19页 |
·10GBase-LRM规范 | 第19-21页 |
·万兆以太网物理层参考模型、接口及工作原理 | 第21-27页 |
·万兆PHY——BCM8726介绍 | 第27-31页 |
·芯片的选型 | 第27-28页 |
·BCM8726功能介绍 | 第28-31页 |
·万兆子卡关键部分电路设计 | 第31-38页 |
·电源部分设计 | 第31页 |
·时钟部分设计 | 第31-33页 |
·SFP+连接器电路设计 | 第33-35页 |
·主芯片BCM8726关键引脚的外部电路连接 | 第35-38页 |
·本章小结 | 第38-39页 |
3 高速PCB设计基本理论 | 第39-62页 |
·高速电路中的信号完整性理论 | 第39-55页 |
·高速PCB中的传输线理论 | 第39-45页 |
·反射 | 第45-49页 |
·串扰 | 第49-54页 |
·地弹 | 第54-55页 |
·高速电路中的电磁兼容理论 | 第55-57页 |
·高速电路中的电源完整性理论 | 第57-61页 |
·电源完整性问题的产生 | 第57-58页 |
·电源分配系统的设计 | 第58-59页 |
·电容的应用 | 第59-61页 |
·本章小结 | 第61-62页 |
4 万兆子卡关键信号的仿真 | 第62-77页 |
·IBIS仿真模型简介 | 第62-64页 |
·IBIS模型的构成 | 第62-63页 |
·IBIS的输入模型 | 第63-64页 |
·IBIS的输出模型 | 第64页 |
·数据信号的信号完整性仿真 | 第64-74页 |
·时钟信号的仿真 | 第64-68页 |
·3.125G数据信号仿真 | 第68-71页 |
·10G数据信号的仿真 | 第71-74页 |
·万兆子卡电源完整性仿真 | 第74-76页 |
·本章小结 | 第76-77页 |
5 万兆子卡的测试及分析 | 第77-88页 |
·万兆子卡的功能测试 | 第77-80页 |
·万兆子卡的性能测试 | 第80-87页 |
·本章小结 | 第87-88页 |
6 总结 | 第88-90页 |
参考文献 | 第90-93页 |
附录A | 第93-98页 |
作者简历 | 第98-100页 |
学位论文数据集 | 第100页 |