| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·论文的研究背景 | 第7-8页 |
| ·论文的内容和结构 | 第8-9页 |
| 第二章 合成孔径雷达成像的基本算法 | 第9-13页 |
| ·距离-多普勒(R-D)算法 | 第9-11页 |
| ·线频调变标(CS)算法 | 第11-12页 |
| ·SAR 成像算法到硬件的映射 | 第12-13页 |
| 第三章 SAR 成像实时信号处理系统 | 第13-25页 |
| ·SAR 成像实时处理系统的组成 | 第13-14页 |
| ·成像信号处理器的选取 | 第14-15页 |
| ·信号并行处理技术 | 第15-17页 |
| ·系统互联问题 | 第17-23页 |
| ·SAR 成像信号处理系统结构 | 第23-25页 |
| 第四章 基于FPGA 和DSP 协同工作的信号处理板卡设计 | 第25-49页 |
| ·系统需求分析以及解决方案 | 第25页 |
| ·芯片的选择及其介绍 | 第25-28页 |
| ·信号处理板卡硬件架构 | 第28-30页 |
| ·TS201 DSP 的链路口 | 第30-35页 |
| ·TS201 的链路口物理结构 | 第30-32页 |
| ·链路口通信协议 | 第32-34页 |
| ·TS201 DSP 链路口的调试 | 第34-35页 |
| ·TS201 DSP 的加载 | 第35-37页 |
| ·信号处理板的单板通信 | 第37-47页 |
| ·数据通信的分层实现 | 第38页 |
| ·DSP 总线协议的实现 | 第38-40页 |
| ·USB 协议的实现 | 第40-42页 |
| ·交换层的设计 | 第42-44页 |
| ·应用层的设计 | 第44-45页 |
| ·设计验证 | 第45-47页 |
| ·系统的板间通信及成像结果 | 第47-49页 |
| 第五章 信号处理板卡的硬件设计 | 第49-59页 |
| ·电源设计和功耗分析 | 第49-52页 |
| ·电源设计 | 第49-50页 |
| ·功耗分析 | 第50-52页 |
| ·时钟分析与系统复位 | 第52-53页 |
| ·信号完整性分析 | 第53-59页 |
| 第六章 总结与展望 | 第59-63页 |
| ·工作总结 | 第59页 |
| ·前景与展望 | 第59-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-67页 |
| 作者在攻读硕士学位期间(合作)的研究成果 | 第67-68页 |