| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第1章 绪论 | 第11-17页 |
| ·引言 | 第11-12页 |
| ·视频压缩编码技术简介 | 第12-16页 |
| ·视频压缩编码原理 | 第12页 |
| ·数字视频编码标准 | 第12-16页 |
| ·论文的主要工作及结构安排 | 第16-17页 |
| 第2章 H.264标准概述及分析 | 第17-30页 |
| ·H.264标准的产生 | 第17页 |
| ·H.264的应用 | 第17-18页 |
| ·H.264的主要特征 | 第18-30页 |
| ·H.264的分层处理 | 第18-19页 |
| ·H.264的档次和级别 | 第19-20页 |
| ·H.264/AVC的编解码原理 | 第20-21页 |
| ·H.264/AVC的关键技术 | 第21-30页 |
| 第3章 BLACKFIN561硬件介绍 | 第30-43页 |
| ·BLACKFIN561处理器介绍 | 第31-37页 |
| ·Blackfin ADSP-BF561系统结构 | 第31-32页 |
| ·BF561内核结构 | 第32-33页 |
| ·BF561存储结构 | 第33-36页 |
| ·ADSP-BF561的主要外设 | 第36-37页 |
| ·ADSP-BF561的汇编指令集特点 | 第37-38页 |
| ·VISUAL DSP++简介 | 第38-40页 |
| ·ADSP HP-PCI仿真器 | 第40-41页 |
| ·DSP 工程的管理 | 第41-43页 |
| 第4章 H.264解码器主要流程分析 | 第43-48页 |
| ·解码器主函数流程分析 | 第43-44页 |
| ·帧解码流程分析 | 第44-45页 |
| ·片解码流程分析 | 第45页 |
| ·读取宏块流程分析 | 第45-46页 |
| ·宏块解码流程分析 | 第46-48页 |
| 第5章 H.264解码器在 PC平台的优化 | 第48-52页 |
| ·删除基本档次外的代码 | 第48-49页 |
| ·合理利用内存 | 第49-50页 |
| ·循环展开 | 第50-51页 |
| ·PC优化结果与分析 | 第51-52页 |
| 第6章 H.264解码器的移植与优化 | 第52-75页 |
| ·解码器总体优化方案 | 第52页 |
| ·基于 DSP的解码器结构 | 第52-54页 |
| ·代码移植 | 第54-60页 |
| ·浮点、除法运算的转换 | 第54页 |
| ·冗余代码的削减 | 第54-55页 |
| ·数据类型调整 | 第55页 |
| ·对数据结构的调整 | 第55页 |
| ·库文件和头文件改动 | 第55-56页 |
| ·关键字问题 | 第56-57页 |
| ·其它改动 | 第57页 |
| ·内存分配 | 第57-60页 |
| ·移植后实验结果与分析 | 第60页 |
| ·H.264解码器在 BLACKFIN561上的优化 | 第60-75页 |
| ·解码器代码耗时周期分析 | 第61-62页 |
| ·Blackfin芯片的 C语言与汇编语言混合编程 | 第62-66页 |
| ·Blackfin处理器性能优化 | 第66-75页 |
| 结论 | 第75-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-82页 |
| 攻读硕士学位期间发表论文 | 第82页 |