TPC硬判决译码改进算法的研究及其FPGA实现
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-11页 |
| 第1章 绪论 | 第11-20页 |
| ·课题的研究背景与意义 | 第11-12页 |
| ·信道纠错编码的国内外研究现状 | 第12-18页 |
| ·信道纠错编码的发展历程 | 第12-13页 |
| ·TPC译码国内外研究现状 | 第13-18页 |
| ·本文的主要内容及章节安排 | 第18-20页 |
| 第2章 TPC码的编码基础 | 第20-26页 |
| ·乘积码的构造原理 | 第20-22页 |
| ·乘积码子码的选择 | 第22-25页 |
| ·Hamming码 | 第22-23页 |
| ·BCH码 | 第23-24页 |
| ·RS码(Reed-Solomon码) | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 TPC的译码原理与算法研究 | 第26-34页 |
| ·TPC软判决译码理论 | 第26-30页 |
| ·软输出维特比算法(SOVA) | 第26-27页 |
| ·基于Chase算法的软判决译码算法 | 第27-30页 |
| ·TPC硬判决译码理论 | 第30-33页 |
| ·本章小结 | 第33-34页 |
| 第4章 TPC硬判决译码改进算法 | 第34-47页 |
| ·降低误比特率的改进算法 | 第34-37页 |
| ·降低误比特率改进算法的软件仿真及性能分析 | 第37-40页 |
| ·降低误帧率的改进算法 | 第40-43页 |
| ·降低误帧率改进算法的软件仿真及性能分析 | 第43-46页 |
| ·本章小结 | 第46-47页 |
| 第5章 TPC编译码器的FPGA实现 | 第47-60页 |
| ·FPGA简介 | 第47-50页 |
| ·TPC编码器的实现 | 第50-53页 |
| ·编码模块 | 第51-53页 |
| ·交织器 | 第53页 |
| ·TPC译码器的实现 | 第53-59页 |
| ·解交织器 | 第55页 |
| ·单元译码模块 | 第55-57页 |
| ·选择器设计 | 第57页 |
| ·顶层模块的实现 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 结论 | 第60-62页 |
| 参考文献 | 第62-68页 |
| 攻读学位期间发表的学术论文 | 第68-69页 |
| 致谢 | 第69页 |