智能卡AES加密模块抗侧信道攻击掩码技术研究与实现
| 中文摘要 | 第3-4页 |
| 英文摘要 | 第4-5页 |
| 缩写词注释 | 第9-10页 |
| 相关术语 | 第10-11页 |
| 1 绪论 | 第11-19页 |
| 1.1 问题描述及研究意义 | 第11-12页 |
| 1.2 相关现状综述 | 第12-17页 |
| 1.2.1 侧信道攻击 | 第12-14页 |
| 1.2.2 侧信道防护 | 第14-17页 |
| 1.3 论文工作简介 | 第17-19页 |
| 2 背景知识 | 第19-29页 |
| 2.1 AES | 第19-21页 |
| 2.2 智能卡加密原理 | 第21-24页 |
| 2.2.1 智能卡芯片 | 第21-22页 |
| 2.2.2 智能卡操作系统 | 第22-23页 |
| 2.2.3 AES在智能卡中的应用 | 第23-24页 |
| 2.3 功耗分析 | 第24-26页 |
| 2.3.1 原理 | 第24-25页 |
| 2.3.2 流程 | 第25-26页 |
| 2.4 掩码技术 | 第26-28页 |
| 2.4.1 掩码防护基本原理 | 第26-27页 |
| 2.4.2 掩码技术在AES中的应用 | 第27-28页 |
| 2.5 小结 | 第28-29页 |
| 3 智能卡掩码三类方案的分析 | 第29-36页 |
| 3.1 概要 | 第29页 |
| 3.2 固定值掩码方案 | 第29-31页 |
| 3.2.1 流程描述 | 第29-30页 |
| 3.2.2 安全性缺陷 | 第30-31页 |
| 3.3 RSM方案 | 第31-34页 |
| 3.3.1 流程描述 | 第31-33页 |
| 3.3.2 安全性缺陷 | 第33-34页 |
| 3.4 高阶掩码方案 | 第34-35页 |
| 3.5 小结 | 第35-36页 |
| 4 改进的掩码方案 | 第36-48页 |
| 4.1 方案要素的优化设计 | 第36-41页 |
| 4.1.1 随机掩码的优化 | 第36-37页 |
| 4.1.2 S盒的掩码的优化 | 第37-38页 |
| 4.1.3 线性操作的掩码优化 | 第38-40页 |
| 4.1.4 效率改进 | 第40-41页 |
| 4.2 方案与算法的实现 | 第41-45页 |
| 4.2.1 随机掩码的实现 | 第41页 |
| 4.2.2 S盒的掩码实现 | 第41-42页 |
| 4.2.3 线性操作的掩码实现 | 第42-43页 |
| 4.2.4 主算法的实现 | 第43-45页 |
| 4.3 安全性分析 | 第45-46页 |
| 4.4 总体效率分析 | 第46-47页 |
| 4.5 小结 | 第47-48页 |
| 5 实验与结果分析 | 第48-64页 |
| 5.1 功耗采集系统的建立 | 第48-52页 |
| 5.1.1 概要 | 第48页 |
| 5.1.2 ChipWhisperer平台 | 第48-49页 |
| 5.1.3 硬件环境 | 第49-52页 |
| 5.1.4 软件环境 | 第52页 |
| 5.2 实验方案 | 第52-56页 |
| 5.3 实验结果 | 第56-60页 |
| 5.3.1 普通AES | 第56-57页 |
| 5.3.2 固定掩码 | 第57-58页 |
| 5.3.3 RSM | 第58-59页 |
| 5.3.4 本文方案 | 第59-60页 |
| 5.3.5 运行效率 | 第60页 |
| 5.4 结果分析 | 第60-63页 |
| 5.5 小结 | 第63-64页 |
| 6 结语 | 第64-66页 |
| 6.1 总结 | 第64-65页 |
| 6.2 展望 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-72页 |
| 附录 | 第72页 |
| A. 作者在攻读学位期间发表的论文目录: | 第72页 |
| B. 作者在攻读学位期间取得的科研成果目录: | 第72页 |