L波段数字收发系统设计
摘要 | 第5-6页 |
Abstract | 第6页 |
目录 | 第7-9页 |
1 绪论 | 第9-12页 |
1.1 研究背景及其意义 | 第9页 |
1.2 L波段数字收发系统在国内、外发展现状 | 第9-11页 |
1.3 本文的主要工作内容 | 第11页 |
1.4 论文的结构 | 第11-12页 |
2 系统论证 | 第12-24页 |
2.1 L波段数字收发系统工作原理 | 第12-14页 |
2.2 系统重要参数指标的分析 | 第14-21页 |
2.2.1 系统接收机的灵敏度、动态范围 | 第14页 |
2.2.2 系统接收通道的增益 | 第14-15页 |
2.2.3 系统接收通道的幅相一致性 | 第15-17页 |
2.2.4 三阶互调制度 | 第17-18页 |
2.2.5 系统发射工作状态的信号相位噪声 | 第18-19页 |
2.2.6 系统发射工作状态的信号杂散电平 | 第19-20页 |
2.2.7 发射通道信号的抗自激 | 第20-21页 |
2.3 系统的电磁兼容分析 | 第21-24页 |
2.3.1 电磁兼容的干扰源的产生 | 第21-22页 |
2.3.2 印制电路板设计 | 第22页 |
2.3.3 多层板设计 | 第22-24页 |
3 系统设计 | 第24-50页 |
3.1 射频模拟收发通道 | 第24页 |
3.2 射频模拟发射通道 | 第24页 |
3.3 单通道射频发射 | 第24-25页 |
3.4 射频接收通道 | 第25页 |
3.5 限幅器与低噪声放大器模块 | 第25-26页 |
3.6 功率模块 | 第26-27页 |
3.7 功放模块 | 第27-28页 |
3.8 L波段数字收发模块 | 第28-45页 |
3.8.1 FPGA概述 | 第28-29页 |
3.8.2 EDA开发工具Quartus Ⅱ简介 | 第29-32页 |
3.8.3 直接数字式频率合成器(DDS) | 第32-34页 |
3.8.4 DDS工程上软件实现 | 第34-41页 |
3.8.5 A/D模数转换器 | 第41页 |
3.8.6 数字下变频(DDC) | 第41-42页 |
3.8.7 DDC在FPGA中软件实现 | 第42-45页 |
3.9 电源模块 | 第45-47页 |
3.10 结构布局 | 第47-48页 |
3.11 可信性和环境适应性设计 | 第48-49页 |
3.12 电磁兼容设计 | 第49-50页 |
4 L波段数字收发系统的实物与测试方法 | 第50-58页 |
4.1 系统实物 | 第50页 |
4.2 接收工作状态测试 | 第50-55页 |
4.2.1 通道增益及不一致性测试 | 第51-52页 |
4.2.2 信噪比SNR及镜像频率抑制测试 | 第52-53页 |
4.2.3 三阶互调比测试 | 第53-54页 |
4.2.4 杂波AGC和噪声AGC测试 | 第54页 |
4.2.5 通道隔离度测试 | 第54-55页 |
4.3 发射工作状态测试 | 第55-58页 |
4.3.1 相位噪声测试 | 第56-57页 |
4.3.2 杂散测试 | 第57-58页 |
5 总结与展望 | 第58-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-62页 |
攻读硕士学位期间发表的论文 | 第62页 |