摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第9-12页 |
1.1 研究背景及意义 | 第9-10页 |
1.2 Sigma-Delta ADC研究现状及发展趋势 | 第10-11页 |
1.3 论文的主要工作和章节安排 | 第11-12页 |
第二章Sigma-Delta调制器基本理论介绍 | 第12-22页 |
2.1 ADC简介 | 第12-13页 |
2.1.1 Nyquist ADC | 第12-13页 |
2.1.2 过采样ADC | 第13页 |
2.2 Sigma-Delta调制器 | 第13-17页 |
2.2.1 过采样技术 | 第13-14页 |
2.2.2 噪声整形技术 | 第14-16页 |
2.2.3 Sigma-Delta ADC介绍 | 第16-17页 |
2.3 高阶Sigma-Delta调制器 | 第17-19页 |
2.3.1 高阶单级Sigma-Delta调制器 | 第17-18页 |
2.3.2 多级(Cascade,MASH)Sigma-Delta调制器 | 第18-19页 |
2.4 离散型实现方式和连续型实现方式 | 第19-20页 |
2.5 单比特和多比特量化 | 第20页 |
2.6 Sigma-Delta调制器性能指标 | 第20-21页 |
2.7 本章小结 | 第21-22页 |
第三章 级联Sigma-Delta调制器系统建模与仿真 | 第22-36页 |
3.1 调制器结构选取 | 第22-23页 |
3.2 2-2MASH结构Sigma-Delta调制器建模 | 第23-27页 |
3.3 Sigma-Delta调制器的非理想因素 | 第27-35页 |
3.3.1 开关的非线性 | 第28-29页 |
3.3.2 沟道电荷注入 | 第29-30页 |
3.3.3 时钟馈通 | 第30-31页 |
3.3.4 热噪声 | 第31-32页 |
3.3.5 闪烁噪声 | 第32-34页 |
3.3.6 运放的非理想因素 | 第34-35页 |
3.4 本章小结 | 第35-36页 |
第四章 2-2MASH Sigma-Delta调制器电路实现 | 第36-60页 |
4.1 2-2MASH Sigma-Delta调制器电路结构 | 第36-38页 |
4.2 运放的设计 | 第38-48页 |
4.2.1 全差分电流镜型运算放大器 | 第39-42页 |
4.2.2 运放的共模反馈电路 | 第42-45页 |
4.2.3 第一级运放仿真结果 | 第45-47页 |
4.2.4 不同工艺角下运放仿真结果 | 第47-48页 |
4.3 比较器的设计 | 第48-49页 |
4.4 反馈DAC的设计 | 第49-50页 |
4.5 时钟信号产生电路 | 第50-53页 |
4.6 开关电路设计 | 第53-54页 |
4.7 积分器的设计 | 第54-58页 |
4.8 噪声抵消逻辑单元 | 第58页 |
4.9 调制器前仿真结果 | 第58-59页 |
4.10 本章小结 | 第59-60页 |
第五章 调制器版图布局 | 第60-65页 |
5.1 设计数字版图与模拟版图的区别 | 第60页 |
5.2 ESD保护 | 第60页 |
5.3 天线效应 | 第60-61页 |
5.4 版图中的匹配 | 第61-62页 |
5.5 调制器版图的设计 | 第62-64页 |
5.6 本章小结 | 第64-65页 |
第六章 总结与展望 | 第65-66页 |
参考文献 | 第66-70页 |
参与科研项目、发表论文、专利情况 | 第70-71页 |
总结与致谢 | 第71-72页 |