FBMC通信系统中定时同步的设计与实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 常见术语或缩略语解释 | 第9-10页 |
| 1 绪论 | 第10-15页 |
| 1.1 研究背景与意义 | 第10-11页 |
| 1.2 FBMC系统的研究现状 | 第11-12页 |
| 1.3 定时同步技术的研究现状 | 第12-13页 |
| 1.4 章节安排 | 第13-15页 |
| 2 FBMC通信系统 | 第15-20页 |
| 2.1 FBMC通信系统的技术优势 | 第15-16页 |
| 2.2 FBMC通信系统的基本原理 | 第16-19页 |
| 2.3 本章小结 | 第19-20页 |
| 3 定时同步 | 第20-32页 |
| 3.1 同步技术简介 | 第20-21页 |
| 3.2 定时误差对系统性能的影响 | 第21-22页 |
| 3.3 定时同步的整体流程 | 第22-23页 |
| 3.4 导频符号的构造 | 第23-25页 |
| 3.5 基于数据辅助的同步算法研究 | 第25-28页 |
| 3.6 算法仿真结果与分析 | 第28-30页 |
| 3.7 本章小结 | 第30-32页 |
| 4 定时同步的设计与实现 | 第32-50页 |
| 4.1 总体设计方法 | 第32-36页 |
| 4.2 FPGA简介 | 第36-39页 |
| 4.3 定时同步的实现 | 第39-45页 |
| 4.4 测试与分析 | 第45-48页 |
| 4.5 本章小结 | 第48-50页 |
| 5 总结与展望 | 第50-52页 |
| 5.1 本文的主要贡献 | 第50-51页 |
| 5.2 进一步工作建议 | 第51-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-57页 |
| 附录Ⅰ攻读学位期间参与科研项目 | 第57页 |