高速大容量存储器设计
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景及意义 | 第7页 |
·存储技术的发展和现状 | 第7-8页 |
·存储器发展简史 | 第7-8页 |
·存储技术的现状 | 第8页 |
·文件管理技术的研究现状 | 第8-9页 |
·本文的主要工作 | 第9-11页 |
第二章 高速大容量存储系统的总体设计 | 第11-21页 |
·存储芯片简介 | 第11-12页 |
·系统的硬件设计 | 第12-14页 |
·存储系统的技术要求 | 第12页 |
·存储系统的硬件构成 | 第12-14页 |
·控制板硬件设计 | 第14-17页 |
·控制板的总体结构 | 第14-15页 |
·控制板的硬件构成 | 第15-17页 |
·控制板的外部接口 | 第17页 |
·存储板硬件设计 | 第17-19页 |
·本章小结 | 第19-21页 |
第三章 通信协议与高速数据流的设计和实现 | 第21-45页 |
·控制板与上位机的通信 | 第21-25页 |
·存储控制器DSP | 第21-22页 |
·控制板DSP内部上位机通信程序设计 | 第22-25页 |
·控制板内部FPGA与DSP的通信 | 第25-30页 |
·SPI总线 | 第25页 |
·SPI通信命令的解析 | 第25-27页 |
·FPGA内部DSP通信模块设计 | 第27-30页 |
·控制板与存储板的通信 | 第30-35页 |
·控制命令模块逻辑设计 | 第31页 |
·地址传输模块逻辑设计 | 第31-35页 |
·控制板与模拟板的通信 | 第35-37页 |
·高速数据接口设计 | 第37-39页 |
·高速数据流变换的设计与实现 | 第39-44页 |
·高速数据降速页分割处理的时序分析与实现 | 第39-41页 |
·高速数据升速页拼接处理的时序分析与实现 | 第41-44页 |
·本章小结 | 第44-45页 |
第四章 文件系统的设计与实现 | 第45-61页 |
·上位机客户端 | 第45-48页 |
·地址系统与坏块管理 | 第48-50页 |
·虚拟地址映射 | 第48-49页 |
·地址的分级管理 | 第49页 |
·NAND Flash的坏块管理 | 第49-50页 |
·地址映射表与块地址缓冲区 | 第50页 |
·文件系统的建模 | 第50-54页 |
·通用文件系统与嵌入式文件系统 | 第50-51页 |
·嵌入式文件系统的模型 | 第51-52页 |
·顺序存储与文件节点缓冲区 | 第52-54页 |
·基本功能模块的实现 | 第54-57页 |
·文件系统的硬件抽象层 | 第54-55页 |
·高速数据流的存储 | 第55页 |
·存储阵列的文件下载 | 第55-56页 |
·文件删除与文件节点表 | 第56页 |
·根目录下的文件转移 | 第56-57页 |
·拓展功能 | 第57-61页 |
·存储板选组与电源管理 | 第57-59页 |
·存储阵列的碎片整理 | 第59页 |
·数据的误码率检测 | 第59-60页 |
·文件的保护 | 第60-61页 |
第五章 系统的调试 | 第61-67页 |
·数据错乱问题 | 第61-62页 |
·传送命令的错位问题 | 第62-63页 |
·如何更好的停止 | 第63-64页 |
·误码率测试的优化 | 第64-65页 |
·存储系统的掉电保护 | 第65-67页 |
第六章 结束语 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-72页 |