雷达信号处理若干关键技术的研究
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-24页 |
| ·气象雷达概述 | 第11-14页 |
| ·脉冲多普勒气象雷达结构组成 | 第11-12页 |
| ·脉冲多普勒气象雷达信号处理概述 | 第12页 |
| ·解距离模糊国内外研究现状 | 第12-14页 |
| ·航管一次雷达概述 | 第14-18页 |
| ·信号处理组成 | 第15-16页 |
| ·航管雷达抗干扰国内外研究现状 | 第16-18页 |
| ·二次雷达概述 | 第18-22页 |
| ·二次雷达编解码系统 | 第21-22页 |
| ·解码纠错国内外研究现状 | 第22页 |
| ·本文创新点和章节安排 | 第22-24页 |
| 第2章 批次处理解距离模糊 | 第24-38页 |
| ·系统组成 | 第24-25页 |
| ·解模糊功能设计 | 第25-28页 |
| ·雷达运行模式 | 第26-27页 |
| ·数据处理过程 | 第27-28页 |
| ·软件设计 | 第28-29页 |
| ·终端程序设计 | 第28页 |
| ·监控设计 | 第28-29页 |
| ·硬件设计 | 第29-34页 |
| ·时序板设计 | 第29-30页 |
| ·MDSP板硬件设计 | 第30-31页 |
| ·MDSP软件设计 | 第31-33页 |
| ·自检数据库的构造 | 第33-34页 |
| ·回波数据 | 第34-37页 |
| ·本章小结 | 第37-38页 |
| 第3章 相位编码解距离模糊 | 第38-57页 |
| ·信号处理功能要求 | 第38页 |
| ·相位编码系统结构 | 第38-39页 |
| ·系统相位编码算法 | 第39-48页 |
| ·系统相位编码原理 | 第39-42页 |
| ·系统相位编码的频谱重构 | 第42-48页 |
| ·信号处理系统设计 | 第48-56页 |
| ·硬件设计 | 第49-52页 |
| ·TDSP板软件设计 | 第52-56页 |
| ·应用效果 | 第56页 |
| ·本章小结 | 第56-57页 |
| 第4章 信号处理硬件设计 | 第57-78页 |
| ·设计接口需求 | 第57-58页 |
| ·IQ数据接口 | 第57页 |
| ·方位俯仰码接口 | 第57-58页 |
| ·DSP芯片及开发环境 | 第58-59页 |
| ·ADSP-TS101S简介 | 第58-59页 |
| ·DSP开发环境简介 | 第59页 |
| ·外设选择 | 第59-66页 |
| ·Flash | 第59-61页 |
| ·SDRAM | 第61-64页 |
| ·Dual-SRAM | 第64页 |
| ·FPGA | 第64-66页 |
| ·电源及功耗 | 第66-70页 |
| ·其他辅助电路 | 第70-73页 |
| ·时钟设计 | 第70-71页 |
| ·复位电路设计 | 第71-72页 |
| ·JTAG电路 | 第72-73页 |
| ·布线设计及仿真 | 第73-75页 |
| ·高速电路设计及叠层设计 | 第73页 |
| ·布线仿真 | 第73-75页 |
| ·硬件调试 | 第75-76页 |
| ·本章小结 | 第76-78页 |
| 第5章 自适应频率捷变的实现 | 第78-91页 |
| ·雷达干扰 | 第78-79页 |
| ·干扰分析模块 | 第79-84页 |
| ·FPGA的实现 | 第79-83页 |
| ·仿真测试与显示 | 第83-84页 |
| ·通信模块设计 | 第84-90页 |
| ·VxWorks的特点 | 第85-86页 |
| ·基于VxWorks的软件设计 | 第86页 |
| ·计算机模块的使用 | 第86-87页 |
| ·通信模块程序结构 | 第87-90页 |
| ·本章小结 | 第90-91页 |
| 第6章 S模式二次雷达信号处理 | 第91-130页 |
| ·S模式信号形式 | 第91-93页 |
| ·S模式的协议 | 第93-96页 |
| ·询问 | 第93-95页 |
| ·应答 | 第95-96页 |
| ·S模式编解码理论基础 | 第96-98页 |
| ·编码 | 第96页 |
| ·解码 | 第96-97页 |
| ·纠错 | 第97-98页 |
| ·编码处理 | 第98-107页 |
| ·Visual C++实现查找表的生成 | 第98-101页 |
| ·Matlab验证编码的正确性 | 第101-102页 |
| ·编码的VHDL仿真 | 第102-106页 |
| ·S模式编码设计 | 第106-107页 |
| ·S模式解码流程 | 第107-108页 |
| ·纠错处理 | 第108-119页 |
| ·纠错流程 | 第108-109页 |
| ·置信度算法介绍 | 第109-110页 |
| ·基线多样点判定法分析 | 第110-112页 |
| ·算法改进 | 第112-116页 |
| ·纠错的硬件设计 | 第116-119页 |
| ·S模式编解码硬件设计及功能模块 | 第119-129页 |
| ·编解码与其他分系统接口及功能 | 第119-121页 |
| ·点迹处理 | 第121-125页 |
| ·和差比计算方位角度的原理及实现 | 第125-126页 |
| ·幅相校正电路 | 第126-127页 |
| ·编解码硬件设计框图 | 第127-129页 |
| ·本章小结 | 第129-130页 |
| 第7章 结论 | 第130-132页 |
| ·全文总结 | 第130-131页 |
| ·研究展望 | 第131-132页 |
| 参考文献 | 第132-135页 |
| 致谢 | 第135-136页 |
| 在读期间发表的学术论文与取得的研究成果 | 第136-138页 |