致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 绪论 | 第11-15页 |
·研究的背景 | 第11-12页 |
·研究的方法和预期结果 | 第12-13页 |
·论文的构成 | 第13-15页 |
2 DSRC理论知识 | 第15-41页 |
·无线通信技术 | 第15-18页 |
·802.11 系列 | 第15-16页 |
·Bluetooth/蓝牙技术 | 第16页 |
·UWB技术 | 第16页 |
·IrDA/红外 | 第16-17页 |
·HomeRF | 第17页 |
·小节总结 | 第17-18页 |
·ETC系统基本概念 | 第18-20页 |
·车载设备(OBE) | 第19页 |
·路边设备(RSE) | 第19页 |
·专用短程通信协议(DSRC) | 第19-20页 |
·DSRC协议国标要求 | 第20-31页 |
·物理层 | 第20-22页 |
·数据链路层 | 第22-27页 |
·应用层 | 第27-31页 |
·DSRC协议的ASN.1描述 | 第31-39页 |
·BST数据帧的ASN.1描述 | 第31-32页 |
·VST数据帧的ASN.1描述 | 第32-34页 |
·GetSecure.request数据帧的ASN.1描述 | 第34-35页 |
·GetSecure.response数据帧的ASN.1描述 | 第35-36页 |
·TransferChannel.request数据帧的ASN.1描述 | 第36页 |
·TransferChannel.response数据帧的ASN.1描述 | 第36-37页 |
·SetMMI.request数据帧的ASN.1描述 | 第37页 |
·SetMMI.response数据帧的ASN.1描述 | 第37-38页 |
·Event_Report(Release)数据帧的ASN.1描述 | 第38-39页 |
·本章小结 | 第39-41页 |
3 FPGA实现 | 第41-61页 |
·模块划分 | 第41-43页 |
·自顶向下的设计方法 | 第41-42页 |
·系统框图 | 第42-43页 |
·Verilog语言各模块仿真 | 第43-61页 |
·液晶模块 | 第44-49页 |
·CRC校验模块 | 第49-51页 |
·UART串口通信模块 | 第51-54页 |
·obu_st模块 | 第54页 |
·并串转换模块 | 第54-55页 |
·串并转换模块 | 第55-56页 |
·RAM、ROM IP核仿真 | 第56-58页 |
·ASK调制与解调模块 | 第58-60页 |
·本章小结 | 第60-61页 |
4 模块的联合仿真与DSRC协议验证 | 第61-83页 |
·时钟域 | 第61-63页 |
·模块接口定义 | 第63-65页 |
·输入部分模块联合仿真 | 第65-68页 |
·OBU处理部分模块联合仿真 | 第68-75页 |
·输出部分模块联合仿真 | 第75-79页 |
·整个系统模块联合仿真结果 | 第79-81页 |
·本章小结 | 第81-83页 |
5 结论 | 第83-85页 |
参考文献 | 第85-87页 |
附录A | 第87-89页 |
附录B | 第89-91页 |
作者简历 | 第91-95页 |
学位论文数据集 | 第95页 |