GNSS弱信号捕获的接收机的设计及其ASIC设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题研究的背景 | 第9-11页 |
·GPS | 第9-10页 |
·GLONASS | 第10页 |
·Galileo | 第10页 |
·北斗 | 第10-11页 |
·本文的创新之处 | 第11-12页 |
·论文的结构安排 | 第12-13页 |
第二章 GNSS接收机的原理与设计流程 | 第13-33页 |
·GNSS接收机的原理 | 第13-15页 |
·GNSS接收机的设计流程 | 第15-32页 |
·链路预算 | 第15-16页 |
·硬件设计 | 第16-26页 |
·软件设计 | 第26-32页 |
·本章小结 | 第32-33页 |
第三章 弱信号捕获算法研究与数字电路设计 | 第33-55页 |
·捕获原理概述 | 第33页 |
·信号捕获算法 | 第33-38页 |
·GPS信号模型 | 第33-34页 |
·线性搜索 | 第34页 |
·并行频率搜索 | 第34-35页 |
·并行码相位搜索 | 第35-36页 |
·时频二维并行搜索 | 第36-38页 |
·弱信号的捕获算法研究 | 第38-44页 |
·采用大块相关器设计 | 第39-41页 |
·延长积分时间 | 第41-44页 |
·辅助GNSS | 第44页 |
·捕获算法的数字电路实现 | 第44-54页 |
·捕获算法的设计 | 第44-45页 |
·捕获算法的算法仿真 | 第45-47页 |
·捕获算法的数字电路实现 | 第47-52页 |
·数字电路实现的验证 | 第52-54页 |
·本章小结 | 第54-55页 |
第四章 跟踪环路的研究与数字电路实现 | 第55-77页 |
·信号跟踪原理概述 | 第55页 |
·载波跟踪环路 | 第55-58页 |
·鉴频器 | 第55-57页 |
·鉴相器 | 第57-58页 |
·码环 | 第58-60页 |
·环路滤波器 | 第60-64页 |
·环路阶数 | 第61-63页 |
·环路参数 | 第63-64页 |
·跟踪算法的数字电路实现 | 第64-76页 |
·跟踪算法的流程设计 | 第64-67页 |
·跟踪算法的算法仿真 | 第67-72页 |
·跟踪算法的数字电路实现 | 第72-74页 |
·板级调试 | 第74-76页 |
·本章小结 | 第76-77页 |
第五章 GNSS接收机的ASIC设计 | 第77-92页 |
·ASIC简介 | 第77页 |
·ASIC的设计流程 | 第77-82页 |
·典型的ASIC设计 | 第77-79页 |
·高层次抽象的ASIC设计 | 第79页 |
·ASIC设计的FPGA原型验证 | 第79-82页 |
·GNSS接收机芯片的管脚说明 | 第82-83页 |
·GNSS接收机芯片的功能模块 | 第83-90页 |
·芯片的顶层设计 | 第83-84页 |
·系统全局控制模块 | 第84-85页 |
·支持多CPU的接口模块 | 第85-86页 |
·外设接口模块 | 第86-87页 |
·GNSS接收机的基带模块 | 第87页 |
·捕获模块 | 第87-89页 |
·跟踪模块 | 第89-90页 |
·兼容多模多通道的ASIC设计 | 第90-91页 |
·本章小结 | 第91-92页 |
第六章 结束语 | 第92-93页 |
·总结 | 第92页 |
·展望 | 第92-93页 |
参考文献 | 第93-95页 |
附录 | 第95-96页 |
致谢 | 第96页 |