摘要 | 第1-5页 |
Abstract | 第5-13页 |
第一章 绪论 | 第13-25页 |
·课题背景 | 第13-15页 |
·Ir 接口协议简介 | 第15-17页 |
·Ir 接口物理层描述 | 第17-23页 |
·物理层帧结构 | 第17-18页 |
·Ir 协议传输帧时序结构 | 第18-20页 |
·C&M 通道 | 第20-23页 |
·本文研究意义及现状 | 第23页 |
·论文结构及内容安排 | 第23-25页 |
第二章 基于BBU 模拟器的RRU 测试方法和指标 | 第25-37页 |
·前言 | 第25页 |
·发射机测试 | 第25-31页 |
·测试端口和测试装置 | 第25-26页 |
·RRU 的最大输出功率 | 第26-27页 |
·功率控制步长 | 第27-28页 |
·功率控制的动态范围 | 第28-29页 |
·占用带宽 | 第29页 |
·邻道泄漏功率比(ACLR) | 第29-30页 |
·向量误差幅度(EVM) | 第30-31页 |
·接收机测试 | 第31-35页 |
·测试条件 | 第31-32页 |
·接收灵敏度 | 第32-33页 |
·接收机动态范围 | 第33页 |
·邻道选择性(ACS) | 第33-34页 |
·互调特性 | 第34-35页 |
·操作维护测试 | 第35-36页 |
·本章小结 | 第36-37页 |
第三章 TD-SCDMA BBU 模拟器总体设计 | 第37-41页 |
·BBU 模拟器功能需求 | 第37-38页 |
·模拟BBU 的功能描述 | 第37-38页 |
·模拟RNC 的功能描述 | 第38页 |
·测试仪的功能描述 | 第38页 |
·BBU 模拟器总体设计 | 第38-40页 |
·本章小结 | 第40-41页 |
第四章 TD-SCDMA BBU 模拟器硬件设计与实现 | 第41-68页 |
·BBU 模拟器硬件需求分析 | 第41-45页 |
·硬件功能需求 | 第41-42页 |
·内部硬件接口需求 | 第42-43页 |
·外部硬件接口需求 | 第43-45页 |
·BBU 模拟器硬件设计 | 第45-54页 |
·DSP 模块设计 | 第45-47页 |
·FPGA 模块设计 | 第47-50页 |
·PowerPC 模块设计 | 第50-53页 |
·硬件总体框图 | 第53-54页 |
·BBU 模拟器硬件实现 | 第54-61页 |
·DSP 模块实现 | 第54-56页 |
·FPGA 模块实现 | 第56-57页 |
·PowerPC 模块实现 | 第57-59页 |
·BBU 模拟器硬件实物图 | 第59-61页 |
·BBU 模拟器硬件调试 | 第61-62页 |
·DSP 模块调试 | 第61页 |
·FPGA 模块调试 | 第61-62页 |
·PowerPC 模块调试 | 第62页 |
·BBU 模拟器系统联测 | 第62-67页 |
·下行测试环境 | 第63页 |
·下行测试结果 | 第63-66页 |
·上行测试环境 | 第66-67页 |
·下行测试结果 | 第67页 |
·本章小结 | 第67-68页 |
第五章 结束语 | 第68-70页 |
·本文总结及主要贡献 | 第68-69页 |
·下一步工作的建议和未来研究方向 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
个人简历 | 第73-74页 |
攻读硕士学位期间的研究成果 | 第74-75页 |