基于UWB通信系统信道编解码的FPGA实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-13页 |
·课题背景 | 第9页 |
·本课题研究的目的及意义 | 第9-10页 |
·国内外相关技术发展现状 | 第10-12页 |
·本文主要研究内容和流程 | 第12-13页 |
第2章 UWB系统信道纠错模型的建立 | 第13-20页 |
·引言 | 第13页 |
·通信系统模型 | 第13-15页 |
·数字通信系统模型 | 第13-14页 |
·UWB通信系统特点 | 第14页 |
·数字通信系统信道纠错编码 | 第14-15页 |
·级联码类型概述及其应用 | 第15-18页 |
·外码和内码的纠错码类型 | 第15-16页 |
·级联码常用结构和类型 | 第16-18页 |
·RS+交织+卷积码级联模型建立 | 第18-19页 |
·UWB级联码模型建立 | 第18-19页 |
·本章小结 | 第19-20页 |
第3章 RS码的编码和解码设计 | 第20-36页 |
·引言 | 第20页 |
·常用信道编码比较 | 第20-22页 |
·信道码分类 | 第20-21页 |
·线性分组码概述 | 第21-22页 |
·RS码的编码设计 | 第22-27页 |
·RS码的编码原理 | 第22-24页 |
·RS码的编码流程 | 第24-27页 |
·RS码的译码研究 | 第27-29页 |
·RS码的译码原理概述 | 第27-29页 |
·交织技术 | 第29-34页 |
·交织技术必要性分析 | 第29-30页 |
·交织技术分类 | 第30-32页 |
·矩阵交织器和解交织器的设计 | 第32-34页 |
·本章小结 | 第34-36页 |
第4章 卷积码的编译实现 | 第36-45页 |
·引言 | 第36页 |
·卷积码常用类型和描述方法 | 第36-39页 |
·结构图表示法 | 第37-38页 |
·系统函数表示法 | 第38页 |
·解析表示法 | 第38-39页 |
·(2,1,3)卷积码的编码设计 | 第39-41页 |
·卷积码的译码设计 | 第41-44页 |
·卷积码常用译码方法 | 第41页 |
·卷积码的维特比译码流程和模块 | 第41-44页 |
·本章小结 | 第44-45页 |
第5章 级联码在FPGA上的实现 | 第45-56页 |
·引言 | 第45页 |
·FPGA基本知识介绍 | 第45-48页 |
·FPGA组成模块和工作原理 | 第45-46页 |
·FPGA板使用说明 | 第46-48页 |
·级联码设计的软件平台 | 第48-50页 |
·级联码的FPGA实现 | 第50-55页 |
·级联码的编码平台设计 | 第50-52页 |
·级联码的译码平台设计 | 第52-53页 |
·级联码编译码实现和结果图分析 | 第53-55页 |
·本章小结 | 第55-56页 |
结论 | 第56-57页 |
参考文献 | 第57-61页 |
致谢 | 第61页 |