基于AES的超高频RFID安全标签芯片的研究与开发
| 目录 | 第1-4页 |
| 摘要 | 第4-5页 |
| ABSTRACT | 第5-6页 |
| 第一章 引言 | 第6-9页 |
| ·研究背景和意义 | 第6-7页 |
| ·论文的贡献 | 第7页 |
| ·论文组织结构 | 第7-9页 |
| 第二章 RFID安全方案研究 | 第9-24页 |
| ·RFID系统安全性分析 | 第9-13页 |
| ·RFID面临的安全威胁 | 第9-10页 |
| ·RFID安全研究现状 | 第10-12页 |
| ·标签安全特征 | 第12-13页 |
| ·超高频RFID通信协议 | 第13-16页 |
| ·ISO 18000-6C协议简介 | 第13-15页 |
| ·ISO 18000—6C协议安全性分析 | 第15-16页 |
| ·基于ISO 18000-6C的安全协议设计 | 第16-23页 |
| ·设计目标及考虑 | 第16-17页 |
| ·认证协议 | 第17-21页 |
| ·加密算法工作模式 | 第21-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 RFID安全标签芯片设计 | 第24-42页 |
| ·超高频RFID标签架构 | 第24-25页 |
| ·RFID安全标签设计需求分析 | 第25-29页 |
| ·面积约束 | 第26页 |
| ·时间约束 | 第26-28页 |
| ·功耗约束 | 第28-29页 |
| ·RFID安全标签数字基带架构 | 第29-37页 |
| ·数据链路层 | 第30-33页 |
| ·协议处理层 | 第33-35页 |
| ·数字基带架构 | 第35-37页 |
| ·数字基带设计时序优化 | 第37-38页 |
| ·数字基带的低功耗设计考虑 | 第38-41页 |
| ·数字电路的功耗 | 第38-39页 |
| ·门控时钟设计 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 第四章 低功耗AES算法电路设计 | 第42-56页 |
| ·RFID标签安全算法选择 | 第42-44页 |
| ·AES算法简介 | 第44-48页 |
| ·低功耗AES算法硬件实现 | 第48-55页 |
| ·S盒硬件实现 | 第48-50页 |
| ·高效列混合运算的实现 | 第50-51页 |
| ·数据通路 | 第51-53页 |
| ·AES算法实现结果 | 第53-55页 |
| ·本章小结 | 第55-56页 |
| 第五章 电路实现和验证 | 第56-66页 |
| ·系统实现 | 第56-59页 |
| ·仿真与验证 | 第59-65页 |
| ·功能验证 | 第59-61页 |
| ·功耗仿真 | 第61-62页 |
| ·FPGA验证 | 第62-65页 |
| ·本章小结 | 第65-66页 |
| 第六章 总结和展望 | 第66-67页 |
| 参考文献 | 第67-73页 |
| 硕士期间发表的论文和专利 | 第73-74页 |
| 致谢 | 第74-75页 |