WCDMA系统TURBO码的研究与实现
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-14页 |
·WCDMA 的发展概况 | 第10-12页 |
·移动通信市场和WCDMA | 第10-11页 |
·WCDMA 未来业务展望 | 第11-12页 |
·Turbo 码产生背景 | 第12-13页 |
·本文的研究背景及主要内容 | 第13-14页 |
第2章 WCDMA 系统基本原理 | 第14-20页 |
·WCDMA 的起源 | 第14-15页 |
·WCDMA 的主要技术特征和发展 | 第15-19页 |
·WCDMA-FDD 制式的主要技术特点 | 第15-16页 |
·WCDMA 体制的演进 | 第16-17页 |
·WCDMA 关键技术和实现难点 | 第17-19页 |
·本章小结 | 第19-20页 |
第3章 Turbo 码编解码 | 第20-38页 |
·Turbo 码的产生背景 | 第20页 |
·级联码及软输出译码 | 第20-22页 |
·并行级联卷积码及其迭代译码 | 第22-25页 |
·Turbo 码纠错 | 第25-37页 |
·Turbo 码的纠错性能 | 第25-26页 |
·Turbo 码的设计(卷积码和分组码) | 第26-27页 |
·Turbo 码与其他技术的结合 | 第27-28页 |
·Turbo 码的编、译码原理 | 第28-37页 |
·本章小结 | 第37-38页 |
第4章 VB 算法的硬件实现 | 第38-45页 |
·EDA 技术的特点 | 第38-41页 |
·选择Cyclone II FPGA | 第41-43页 |
·Viterbi 译码器设计流程 | 第43-44页 |
·本章小结 | 第44-45页 |
第5章 VB 译码器设计及仿真 | 第45-57页 |
·VB 译码器的总体结构模块 | 第45-54页 |
·控制单元 | 第47页 |
·支路度量发生器 | 第47-48页 |
·加比选(ACS)单元 | 第48-50页 |
·度量存储器及RAM 接口 | 第50页 |
·寻迹单元 | 第50-52页 |
·存储器管理单元和路径存储器 | 第52-54页 |
·Testbench 与时序仿真验证 | 第54-56页 |
·本章小节 | 第56-57页 |
结论 | 第57-58页 |
参考文献 | 第58-62页 |
附录 | 第62-70页 |
攻读硕士学位期间发表的学术论文 | 第70-71页 |
致谢 | 第71页 |