基于FPGA/DDS的谐波信号发生器的研究与设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-16页 |
·频率合成技术的发展 | 第9-11页 |
·频率合成器的性能指标 | 第11-12页 |
·DDS技术的特点及应用 | 第12-14页 |
·本文所研究的内容 | 第14-16页 |
第二章 DDS技术的原理和噪声分析 | 第16-29页 |
·DDS的工作原理 | 第16-18页 |
·DDS的基本结构 | 第18-20页 |
·相位累加器 | 第18-19页 |
·正弦查询表ROM | 第19页 |
·数模转换器DAC | 第19-20页 |
·DDS的理想输出频谱 | 第20-21页 |
·DDS的噪声分析 | 第21-29页 |
·DDS的相位噪声与杂散信号 | 第21-22页 |
·DDS的相位截断误差分析 | 第22-24页 |
·DDS的幅度量化误差分析 | 第24-27页 |
·DDS的DAC非线性杂散分析 | 第27-29页 |
第三章 DDS杂散抑制方法的研究 | 第29-37页 |
·相位扰动技术 | 第29-31页 |
·ROM数据压缩技术 | 第31-34页 |
·ROM数据压缩算法 | 第31-32页 |
·基于正弦波形对称性的ROM压缩法 | 第32-34页 |
·相位内插技术 | 第34-37页 |
第四章 谐波信号发生器的FPGA芯片设计 | 第37-54页 |
·开发工具MAX+PLUSⅡ简介 | 第37-39页 |
·MAX+PLUSⅡ及其功能 | 第37-38页 |
·MAX+PLUSⅡ软件设计流程 | 第38-39页 |
·系统的总体设计指标 | 第39-40页 |
·系统结构设计和模块划分 | 第40-42页 |
·整体结构设计 | 第40-41页 |
·系统模块划分 | 第41-42页 |
·各模块设计与仿真 | 第42-52页 |
·相位累加器模块 | 第42-44页 |
·ROM查询表模块 | 第44-46页 |
·正弦波发生模块 | 第46-48页 |
·多路选择模块 | 第48-50页 |
·谐波合成模块 | 第50-52页 |
·设计结果报告 | 第52-54页 |
第五章 系统硬件电路设计 | 第54-70页 |
·系统硬件设计的总体结构 | 第54页 |
·FPGA芯片在系统电路中的应用 | 第54-59页 |
·FLEX10K芯片简介 | 第55-56页 |
·FLEX10K芯片引脚功能定义 | 第56-57页 |
·FLEX10K芯片的下载电路 | 第57-59页 |
·信号处理电路设计 | 第59-64页 |
·D/A转换电路 | 第59-60页 |
·低通滤波电路 | 第60-62页 |
·幅度调节电路 | 第62-63页 |
·功率放大电路 | 第63-64页 |
·人机交互电路设计 | 第64-66页 |
·键盘电路 | 第64-65页 |
·LED显示电路 | 第65-66页 |
·硬件调试与电路抗干扰措施 | 第66-68页 |
·硬件调试 | 第66-67页 |
·电路抗干扰措施 | 第67-68页 |
·系统测试 | 第68-70页 |
第六章 结束语 | 第70-72页 |
·工作总结 | 第70-71页 |
·工作展望 | 第71-72页 |
参考文献 | 第72-74页 |
附录A 硬件电路原理图 | 第74-75页 |
附录B 硕士期间参加的科研项目及发表论文 | 第75-76页 |
致谢 | 第76页 |