AVS与H.264插值算法和加权预测部分SOC实现
| 摘要 | 第1-4页 |
| Abstract | 第4-6页 |
| 第一章 绪论 | 第6-14页 |
| ·选题背景 | 第6-9页 |
| ·选题应用背景 | 第6-7页 |
| ·主流视频技术简介 | 第7-9页 |
| ·国内外现状 | 第9-12页 |
| ·国外现状分析 | 第9-10页 |
| ·国内现状分析 | 第10-12页 |
| ·论文的工作与结构 | 第12-14页 |
| 第二章 AVS与H.264/AVC视频协议 | 第14-22页 |
| ·H.264/AVC视频协议 | 第14-15页 |
| ·AVS视频协议 | 第15-16页 |
| ·视频解码器结构设计 | 第16-22页 |
| ·VLD模块 | 第19页 |
| ·IT与IQ模块 | 第19-20页 |
| ·MVP,MF,INT模块 | 第20-21页 |
| ·IPRED模块 | 第21-22页 |
| 第三章 插值算法与加权预测部分的硬件设计 | 第22-51页 |
| ·C model原型设计 | 第22-31页 |
| ·AVS插值算法与加权预测部分分析: | 第23-26页 |
| ·H.264/AVC插值算法和加权预测分析 | 第26-30页 |
| ·C model结构设计 | 第30-31页 |
| ·插值算法和加权预测整体硬件结构 | 第31-32页 |
| ·亮度模块插值设计 | 第32-51页 |
| ·亮度模块复用可行性分析 | 第32-34页 |
| ·亮度模块并行设计 | 第34-45页 |
| ·色度模块插值部分设计 | 第45-46页 |
| ·加权预测部分设计 | 第46-51页 |
| 第四章 验证与结果分析 | 第51-57页 |
| ·SOC系统级设计验证方法 | 第51-54页 |
| ·验证方案 | 第51-52页 |
| ·IP核验证 | 第52页 |
| ·接口验证 | 第52页 |
| ·功能验证 | 第52-53页 |
| ·随机测试 | 第53页 |
| ·基于应用程序的测试 | 第53-54页 |
| ·门级验证 | 第54页 |
| ·逻辑综合与FPGA验证 | 第54-57页 |
| ·逻辑综合 | 第54页 |
| ·综合约束的设置 | 第54-55页 |
| ·门级仿真 | 第55-56页 |
| ·解码芯片的原型验证 | 第56-57页 |
| 第五章 结论与展望 | 第57-58页 |
| 参考文献 | 第58-60页 |
| 致谢 | 第60-61页 |
| 发表论文 | 第61-62页 |