基于SOPC的通用在线仿真器的设计与实现
| 中文摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 引言 | 第8-14页 |
| ·课题背景 | 第8-11页 |
| ·集成开发环境 | 第8-10页 |
| ·调试器的分类 | 第9页 |
| ·调试器应遵循的一般原则 | 第9页 |
| ·嵌入式系统开发环境中调试器的特点 | 第9-10页 |
| ·在线仿真器 | 第10页 |
| ·嵌入式系统 | 第10-11页 |
| ·研究目标 | 第11-12页 |
| ·研究内容 | 第11-12页 |
| ·工作目标 | 第12页 |
| ·特色与创新 | 第12页 |
| ·国内外研究现状 | 第12-13页 |
| ·本文章节安排 | 第13-14页 |
| 第二章 在线仿真器及调试接口 | 第14-27页 |
| ·在线仿真器 | 第14-19页 |
| ·最早的ICE | 第14-15页 |
| ·在线仿真器的结构 | 第15页 |
| ·在线仿真器的功能 | 第15-17页 |
| ·在线仿真器的种类 | 第17页 |
| ·在线仿真器技术现状 | 第17-18页 |
| ·采用On-Chip Debug技术的ICE | 第18-19页 |
| ·JTAG接口标准 | 第19-25页 |
| ·JTAG接口 | 第19-20页 |
| ·JTAG接口标准 | 第20-24页 |
| ·JTAG边界扫描的工作原理 | 第20-21页 |
| ·JTAG电路结构 | 第21-23页 |
| ·TAP控制器的状态机 | 第23-24页 |
| ·Nexus标准 | 第24-25页 |
| ·BDM接口标准 | 第25-27页 |
| ·BDM协议及硬件接口 | 第26-27页 |
| 第三章 数字芯片设计与综合 | 第27-35页 |
| ·Verilog HDL硬件描述语言 | 第27-29页 |
| ·Verilog的特点 | 第27-28页 |
| ·System Verilog简介 | 第28-29页 |
| ·基于SOC的IC设计 | 第29-33页 |
| ·嵌入式SOC的概念 | 第29页 |
| ·嵌入式SOC的设计方法 | 第29-33页 |
| ·SOC中的重用(re-use) | 第29-30页 |
| ·两种SOC设计方法 | 第30-31页 |
| ·SOC的时序要求 | 第31页 |
| ·版图设计 | 第31-33页 |
| ·测试 | 第33页 |
| ·中国IC产业 | 第33-35页 |
| 第四章 QuartusⅡ | 第35-45页 |
| ·ALTERA的全新设计工具 | 第35-45页 |
| ·SOPC Builder | 第36-42页 |
| ·SOPC Builder设计流程 | 第36-37页 |
| ·设计流程的部分具体操作 | 第37-42页 |
| ·NiosⅡ集成开发环境 | 第42-45页 |
| 第五章 ARM7TDMI | 第45-51页 |
| ·ARM系列MCU简介 | 第45-46页 |
| ·ARM7TDMI | 第46-51页 |
| ·ARM芯片的实时调试方案 | 第47-49页 |
| ·ARM7TDMI片上调试逻辑结构 | 第49-51页 |
| ·ARM7TDMI的扫描链 | 第49页 |
| ·ARM7TDMI的嵌入式ICE逻辑单元 | 第49页 |
| ·ARM7TDMI的TAP控制器 | 第49-51页 |
| 第六章 通用仿真器的设计与实现 | 第51-62页 |
| ·通用ICE设计 | 第51-54页 |
| ·典型的通用仿真器 | 第51-53页 |
| ·BDI2000 | 第51-52页 |
| ·TRACE32 | 第52-53页 |
| ·基于SOPC的通用仿真器模型 | 第53-54页 |
| ·详细开发过程 | 第54-60页 |
| ·SOPC BUILDER部分 | 第54-55页 |
| ·JTAG IPcore的实现 | 第55-57页 |
| ·TDI模块 | 第55-56页 |
| ·JTAG状态机模块 | 第56页 |
| ·总控制模块 | 第56-57页 |
| ·参数读取模块 | 第57页 |
| ·TCK的实现 | 第57-58页 |
| ·Nios IDE部分 | 第58-59页 |
| ·PC集成开发环境部分 | 第59-60页 |
| ·TMS和TDO序列的生成工具 | 第60页 |
| ·软硬件协同设计 | 第60-62页 |
| 第七章 结束语 | 第62-63页 |
| ·总结 | 第62页 |
| ·将来的展望 | 第62-63页 |
| 致谢 | 第63-64页 |
| 参考文献: | 第64-65页 |